新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Achronix針對數(shù)據(jù)中心應(yīng)用推出具有最高FPGA存儲帶寬的PCIe加速板

Achronix針對數(shù)據(jù)中心應(yīng)用推出具有最高FPGA存儲帶寬的PCIe加速板

作者: 時間:2016-06-27 來源:電子產(chǎn)品世界 收藏

   Semiconductor公司( Semiconductor Corporation)今日宣布:從即日起提供符合PCIe外形規(guī)格的全新Accelerator-6D加速板,它帶有業(yè)內(nèi)最高的單個現(xiàn)場可編程門陣列()器件存儲帶寬,可用于實現(xiàn)針對高速數(shù)據(jù)中心加速應(yīng)用的PCIe擴(kuò)展卡。這款加速板集成了一片SpeedsterTM22i HD1000 器件,該器件擁有700,000個查找表并連接至6個獨立的存儲器控制器,從而可支持多達(dá)192 GB的存儲資源和690 Gbps的總存儲帶寬。

本文引用地址:http://butianyuan.cn/article/201606/293191.htm

  HD1000上的每個動態(tài)隨機(jī)存取存儲器(DRAM)控制器都以1,600 MT/s的速率運(yùn)行,并與2個小型雙列直插式內(nèi)存模塊(SODIMM)相連,從而可支持單列、雙列和四列SODIMM及SORDIMM DDR3的運(yùn)行。該加速板還帶有4個用于10G/40G以太網(wǎng)連接的QSFP+連接器,并支持PCIe Gen3 ×8運(yùn)行。在HD1000 中,上述用于DDR3、以太網(wǎng)及PCIe接口的控制器都是以嵌入式硬件模塊方式實現(xiàn),從而避免了占用FPGA內(nèi)部寶貴的可編程資源來實現(xiàn)這些功能。此外,嵌入式硬件控制器確保了這些復(fù)雜高性能接口的時序,使設(shè)計人員能夠集中其寶貴的時間去開發(fā)數(shù)據(jù)中心加速應(yīng)用。

  Accelerator-6D加速板是唯一搭載6個與同一FPGA器件相連的獨立DRAM存儲器端口的、基于FPGA的PCIe加速板。每個單獨的端口可配置高達(dá)32 GB的DDR3存儲器。這些存儲器再配以4個支持40G以太網(wǎng)的QSFP+模塊,從而為數(shù)據(jù)中心架構(gòu)師去開發(fā)用于網(wǎng)絡(luò)功能虛擬化(NFV)網(wǎng)絡(luò)加速或網(wǎng)絡(luò)安全的智能網(wǎng)絡(luò)卡(NIC)提供了理想平臺。

   Semiconductor市場營銷副總裁Steve Mensor表示:“Accelerator-6D加速板為采用PCIe擴(kuò)展卡的數(shù)據(jù)中心、高性能計算等細(xì)分市場帶來了特有的價值,該加速板為基于FPGA的、符合PCIe外形規(guī)范的擴(kuò)展卡設(shè)計提供了最高的存儲器帶寬,而存儲帶寬往往是高性能計算系統(tǒng)的瓶頸。”

  產(chǎn)品供貨

  Accelerator-6D加速板現(xiàn)已開始供貨。該加速板配備了一個電源,一項一年期ACE設(shè)計工具使用授權(quán),以及多種用于以太網(wǎng)、 DDR3和PCIe功能的系統(tǒng)級參考設(shè)計。更多信息,請訪問:www.achronix.com/go/pcie-accelerator-6d.html。



關(guān)鍵詞: Achronix FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉