新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > PCI總線數(shù)據(jù)采集系統(tǒng)的硬件研究

PCI總線數(shù)據(jù)采集系統(tǒng)的硬件研究

作者: 時間:2016-09-12 來源:網(wǎng)絡(luò) 收藏

引言

數(shù)據(jù)采集是指將溫度、壓力、流量、位移等模擬量采集并轉(zhuǎn)換成數(shù)字量的過程。隨著當今社會科學技術(shù)的15I速發(fā)展。數(shù)據(jù)采集已經(jīng)廣泛地應(yīng)用于我們的生產(chǎn)生活中。從工業(yè)生產(chǎn)中普遍應(yīng)用的自動控制系統(tǒng)到醫(yī)療設(shè)備中的各種測量監(jiān)控儀器,從航空航天中的衛(wèi)星遙感技術(shù)到軍事科技中的制導技術(shù),從當今可部分替代人類的機器人到日常生活中小小的數(shù)字體溫計,無不存在數(shù)據(jù)采集的身影。南此可見,數(shù)據(jù)采集在整個系統(tǒng)中占有重要作用,數(shù)據(jù)采集的質(zhì)量直接關(guān)系到整個系統(tǒng)的指標,因此對數(shù)據(jù)采集的研究具有重要意義。

1 TMS320VC5402的主機接口(HPI)

目前一般的DSP運算速度為100MIPS,即每秒鐘可運算1億條指令,但仍嫌不夠快。由于電子設(shè)備的個人化和客戶化趨勢,DSP必須追求更高更快的運算速度,才能跟上電子設(shè)備的更新步伐。DSP運算速度的提高,主要依靠新工藝改進芯片結(jié)構(gòu)。目前,TI的TM320C6X芯片由于采用 VLIW(VerylJ0nglnstmctionWord超長指令字)結(jié)構(gòu)設(shè)計,其處理速度已高達2000 MIPS。當前DSP器件大都采用0.5~0.35IxmCMOS工藝,按照CMOS的發(fā)展趨勢,DSP的運算速度再提高100倍(達到1600 GIIX5)是完全有可能的。TMS320C5402DSP性能強大,通用性強,接口方便,綜合多方面考慮,決定選擇它作為MCUtlI,C5402擁有改良的增強型的HPI,如圖l所示。HPI是主機與C5402進行數(shù)據(jù)交換的8-bit并行數(shù)據(jù)口。該接口在C5402芯片上,內(nèi)部有HPI數(shù)據(jù)寄存器,控制寄存器。HPI是用8-bit的數(shù)據(jù)線傳輸16_bit的數(shù)據(jù),可通過設(shè)置控制寄存器的相關(guān)位控制高8位和低8位的傳輸。

增強型HPI采用共用訪問模式(SAM),這是常用的模式。主機和DSP都能訪問HPI存儲器(二者產(chǎn)生沖突時,主機有較高的優(yōu)先權(quán)),而異步的主機訪問可以在HPI內(nèi)部重新得到同步。HPl支持主機與DSP之間高速傳輸數(shù)據(jù)。sAM模式下,DSP運行在40MHz CLKOUT時,HPI每經(jīng)過5個CLKOUT周期傳輸一個字節(jié),即64M從,對于40MHz的DSP(外部訪問周期為4),主機可以運行在30 MHz的速度下,而不需插入等待狀態(tài)。

1.1 HPI主要組成部分

(1)HPI存儲器(DRAM)。HPI RAM主要用于C54x與主機之間傳送數(shù)據(jù),5402片上有1個16K字x16位的DARAM作為HPI存儲器。

(2)HPI地址寄存-器-(I-tPIA)。它只能由主機對其直接訪問。寄存器中存放當前尋址HPI存儲單元的地址。

(3)HPI數(shù)據(jù)鎖存器r(HPID)。它也只能由主機對其直訪問。如果當前進行的是讀操作,則HPID中存放的是要從HPI存儲器中讀出的數(shù)據(jù);如果當前進行的是寫操作,則HPID中存放的是將要寫到HPI存儲器的數(shù)據(jù).

(4)HPI控制寄存器(HPIC)??梢杂芍鳈C或5402直接訪問,包含了HPI操作的控制和狀態(tài)信息。

1.2 HPI工作原理

HPI一8的使用是通過對HPIA,HPIC和HPID三個寄存器賦值實現(xiàn)的。簡單地說,HOST通過外部引腳HC—NTL0和HCNTLl選中不同的寄存器,則當前發(fā)送的8位數(shù)據(jù)就送到該寄存器,HPI時序如圖2所示。

在使用上,由于HPIC是16位寄存器,而HPI一8是8位的數(shù)據(jù)寬度,所以在HOST向HPIC寫數(shù)據(jù)時,需要發(fā)送2個相同的8位數(shù)據(jù)。而地址寄存器 HPIA選擇后,直接向它寫數(shù)據(jù)即可以,但是要注意MSB和LSB的順序。另外,HPIA具有自動增長的功能,在每寫入1個數(shù)據(jù)前和每寫入1個數(shù)據(jù)后,HPIA會自動加l。這樣,如果使用了該功能,只需設(shè)定1次HPIA即可實現(xiàn)連續(xù)數(shù)據(jù)塊的寫入和讀出。數(shù)據(jù)寄存器HPID,嚴格說應(yīng)該叫做數(shù)據(jù)緩沖寄存器,因為最終數(shù)據(jù)是要寫到片內(nèi)RAM的。只是在實現(xiàn)上,數(shù)據(jù)首先從HOST發(fā)到HPID中,然后根據(jù)HPIA指定的地址,HPID中的數(shù)據(jù)再寫到片內(nèi) RAM的地址中。不過對用戶而言,該過程是透明的.

2 PCI9052與TM$320VC5402的接口

PCI9052的局部總線設(shè)置為8位局部總線,采用地址數(shù)據(jù)非復用模式翩。此時,/LBEl為LAl,/LBEO為LAO。將LBEO接HPI的 HBIL,用以區(qū)分第一字節(jié)和第二字節(jié)。LAl7接C5402的HCNTLl,LAl6接HCNTLO,以選擇HPI寄存器。如圖3所示,PCI 9052的LAD[ft.7】連C5402的HDr7刪;5402的/HINT反相后接到PCI9052的LINTl,之所以反相是由于/HINT是低電平有效,而LINTl是高電平有效。PCI9052的LW/R反相后接到5402的HR/W,因為Lw/R高電平表示寫,低電平表示讀;而HR/W高電平表示主機要讀HPI,低電平表示主機要寫HPI;PCI9052的CS0,CSl相或連接到/HCSmD和/WR分別接到/HDSl,/HDS2;5402的/HRDY通過一定的邏輯組合再加上1個D觸發(fā)器與9052的/LRDY相連接以實現(xiàn)9052與HPI的同步。 PCI9052局部時鐘采用40MH。

CPLD采用EPM7128芯片,使用MAX+plusII進行設(shè)。其設(shè)計的過程包括4個階段,設(shè)計輸入、設(shè)計處理、設(shè)計校驗和器件編程。 MAX+plus II軟件的設(shè)計輸入方法有很多,主要包括原理圖輸入方式、文本設(shè)計輸入方式、高級設(shè).計輸入方式、波形設(shè)計輸入方式、層次設(shè)計輸人方式和底層設(shè)計輸入方式.

3 AD轉(zhuǎn)換芯片與TMS320VC5402接口

AD轉(zhuǎn)換器采用TI公司的TLC5510芯片,它為8bit,20Msps的高速并行AD轉(zhuǎn)換器。TLC5510在每個時鐘的下降沿時進行采樣。該采樣點的轉(zhuǎn)換數(shù)據(jù)經(jīng)過2.5個時鐘延遲后,在時鐘的上升沿時輸出,也就是每個點的轉(zhuǎn)換時間為2.5個時鐘周期,一旦轉(zhuǎn)換流水線啟動,則在每個時鐘的上升沿都有一個點的轉(zhuǎn)換數(shù)據(jù)輸出。TIE5510時序轉(zhuǎn)換圖,如圖4所示。

使用內(nèi)部產(chǎn)生的基準電壓,將模擬輸入定為5 V,則參考低電壓設(shè)定為0.6 V,參考高電壓設(shè)定為2.6 V,這樣滿量程為2v,當輸入電壓為0.6V時,AD轉(zhuǎn)換的數(shù)據(jù)為O,當輸入電壓為2.6 V時,AD轉(zhuǎn)換的數(shù)據(jù)為255。

TI_E5510的輸出D1一D8通過SN74LV245緩沖后接到DSP的IMI--D7,TLC5510輸出使能接地。SN74LV245輸出使能接 DSP的/IS,即將DSP的10空間全部分配給TLC5510,如果還有其它IO設(shè)備,可用地址譯碼實現(xiàn)。時鐘輸入采用DSP定時器TOUT輸出。 TLC55 10接口。

4端口映射

HPI主機接口采用訪問寄存器的方式來進行DSP內(nèi)部數(shù)據(jù)的讀寫,把HPI口單純映射到PCI的I/O空間或者存儲器空間,都有不可避免的缺點,因此該接口電路采用雙映射方式,利用I/O映射來訪問控制、地址寄存器和單個數(shù)據(jù)口,而用存儲器映射來訪問連續(xù)數(shù)據(jù)口,以實現(xiàn)5402與PCI9052之間方便、高效的數(shù)據(jù)通信。這也PCI9052使用了2個片選信號的原因。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉