新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于555定時(shí)器電源延時(shí)電路圖

基于555定時(shí)器電源延時(shí)電路圖

作者: 時(shí)間:2016-11-17 來源:網(wǎng)絡(luò) 收藏

該電路觸發(fā)電平達(dá)到1∕3的VCC在收到一個(gè)脈沖的管腳2。一旦觸發(fā),電路將處于停滯狀態(tài),直到設(shè)定時(shí)間已過或電路電源切斷。在延遲時(shí)間是1.1秒C2,R1其中R1和C2在兆歐在微的。在實(shí)踐中,R1應(yīng)不超過20米,如果您使用的C2電解電容,選擇低漏一個(gè)單位。延遲的時(shí)間可能要通過改變R1到彌補(bǔ)電解大公差調(diào)整?;?strong>電源延時(shí)電路圖:

基于555定時(shí)器電源延時(shí)電路



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉