新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > S3C2440時鐘設(shè)置詳解

S3C2440時鐘設(shè)置詳解

作者: 時間:2016-11-26 來源:網(wǎng)絡(luò) 收藏
S3C2440A中的時鐘控制邏輯可以產(chǎn)生必須的時鐘信號,包括CPU的FCLK,AHB總線外設(shè)的HCLK以及APB總線外設(shè)的PCLK。S3C2440A包含兩個鎖相環(huán)(PLL):一個提供給FCLK、HCLK和PCLK,另一個專用于USB模塊(48MHz)。時鐘控制邏輯可以不使用PLL來減慢時鐘,并且可以由軟件連接或斷開各外設(shè)模塊的時鐘,以降低功耗。

S3C2440A的主時鐘源由外部時鐘(EXTCLK)或者外部晶振(XTIPll)提供,輸入時鐘源由模式控制引腳OM3和OM2控制選擇,在復(fù)位信號的上升沿參考OM3和OM2的引腳將OM[3:2]的狀態(tài)在內(nèi)部鎖定,如圖1所示

本文引用地址:http://butianyuan.cn/article/201611/321671.htm

圖1 引導(dǎo)啟動時的時鐘源選擇

選擇不同輸入時鐘源時連接方式如圖2所示:

圖2 時鐘連接參考

通過在片內(nèi)集成的2個鎖相環(huán):MPLL和UPLL,可對輸入的Fin=12MHz的晶振頻率進(jìn)行倍頻。S3C2440使用了三個倍頻因子MDIV、PDIV和SDIV來設(shè)置倍頻,通過寄存器MPLLCON和UPLLCON可設(shè)置倍頻因子。其中MPLLCON寄存器用于設(shè)置處理器內(nèi)核時鐘主頻FCLK,其輸入輸出頻率間的關(guān)系為

FCLK=MPLL=(2*m*Fin)/(p*2^s)

其中m=(MDIV+8), p=(PDIV+2), s=SDIV。

其中UPLLCON寄存器用于產(chǎn)生48MHz或96MHz,提供USB時鐘(UCLK),其輸入輸出頻率間的關(guān)系為

UCLK=UPLL=(m * Fin) / (p * 2^s)

其中m=(MDIV+8), p=(PDIV+2), s=SDIV。

手工計算相對復(fù)雜些,我們可以根據(jù)欲得到的主頻FCLK大小,直接通過查表來獲知各倍頻因子的設(shè)置參數(shù),詳見。

S3C2440的數(shù)據(jù)手冊中提供了一個表格來查詢各個輸出頻率和輸入頻率所對應(yīng)的MPLL中參數(shù)m、p和s的值,使用的時候最好只使用該表格中推薦的數(shù)值。

圖3 PLL真值表

通過圖3的真值表,我們可以得到如果輸入時鐘為12MHz,輸出時鐘FCLK為405MHz,可以選擇MDIV為127,PDIV為2,SDIV為1。輸出48MHz和96MHz是UPLLCON使用的。

除了可設(shè)置內(nèi)核時鐘FCLK,還需要設(shè)置AHB總線設(shè)備使用的HCLK和APB總線設(shè)備使用的PCLK。通過CLKDIVN和CAMDIVN這兩個寄存器可設(shè)置三者的分頻關(guān)系,如圖4 為CLKDIVN的說明,可以通過設(shè)置CLKDIVN和CAMDIVN的相關(guān)位來設(shè)置這三個時鐘。

圖4 FCLK、HCLK和PCLK關(guān)系

具體可參觀數(shù)據(jù)手冊中對此的說明。即若主頻FLCK是400MHz,如果按照1:4:8的設(shè)置,可以先設(shè)置CLKDIVN為0101,然后設(shè)置CAMDIVN的第9位為0(不設(shè)置的時候該位默認(rèn)為0),此時HLCK是100MHz,PLCK是50MHz。

可將該頻率映射到CLKOUT0引腳,對其測試驗證。

在我們搭建好2440的硬件平臺后,我們在調(diào)試硬件的時候,通常需要將系統(tǒng)的時鐘測試引腳引出來測試,以確認(rèn)系統(tǒng)是否達(dá)到設(shè)計的要求。2440提供了CLKOUT0和CLKOUT1這兩個引腳用于測試時鐘??梢酝ㄟ^設(shè)置MISCCR寄存器的CLKSEL0和CLKSEL1位來選擇CLKOUT0和CLKOUT1的時鐘源。其時鐘源分別有000=MPLL輸出,001為UPLL輸出,010為RTC輸出,011為HCLK,100為PCLK,101為DCLK1/0,11X為保留的。

測試用的匯編程序如下:

AREA Example,CODE,READONLY;聲明代碼段Example

ENTRY ;標(biāo)示程序入口

CODE32 ;聲明32位ARM指令

START LDR R0, =0x0005C011 ;FCLK=400MHz

LDR R1, =0x4C000004 ;MPLLCON寄存器

STR R0,[R1]

LDR R0, =0x00000005 ;FCLK:HCLK:PCLK=1:4:8

LDR R1, =0x4C000014 ;CLOCK DIVIDER control

STR R0,[R1]

LDR R0, =(0xa<<18)

LDR R1, =0x56000070 ;端口H控制寄存器

STR R0,[R1]

;CLKOUT0、CLKOUT1引腳復(fù)用(選擇GPH10-9的功能為CLKOUT0和1)

LDR R0, =(0x86<<3)

;CLKOUT0和CLKOUT1分別輸出HCLK及PCLK

LDR R1, =0x56000080 ;MISCCR寄存器

STR R0,[R1]

END

測試沒錯的話就Okay了



關(guān)鍵詞: S3C2440時鐘設(shè)

評論


技術(shù)專區(qū)

關(guān)閉