新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 關(guān)于JESD204B轉(zhuǎn)換器與FPGA匹配的設(shè)計關(guān)鍵點

關(guān)于JESD204B轉(zhuǎn)換器與FPGA匹配的設(shè)計關(guān)鍵點

作者: 時間:2016-12-06 來源:網(wǎng)絡(luò) 收藏

發(fā)器頻率間隙。

本文引用地址:http://www.butianyuan.cn/article/201612/326843.htm

  

  圖4.JESD204B協(xié)議中規(guī)定,對齊來自于多個ADC、具有不同延遲的采樣數(shù)據(jù)從而在FPGA中實現(xiàn)同步。來自多個鏈路的幀數(shù)據(jù)或標(biāo)記的樣本可針對同步處理進(jìn)行重對齊。

  小結(jié)

  新型轉(zhuǎn)換器與JESD204B之類的FPGA接口較為復(fù)雜,使其顯得難于處理,此時分解關(guān)鍵系統(tǒng)需求至關(guān)重要。必須了解采樣速率和JESD204B通道速率倍頻器。根據(jù)IP支持、收發(fā)器數(shù)、收發(fā)器速度和頻率間隙等因素來進(jìn)行規(guī)劃和選擇合適的FGPA產(chǎn)品,有助于正確選擇轉(zhuǎn)換器。通過重點關(guān)注一些與FPGA相匹配的高級標(biāo)準(zhǔn),可簡化選擇合適的JESD204B轉(zhuǎn)換器的過程。


上一頁 1 2 下一頁

關(guān)鍵詞: JESD204轉(zhuǎn)換

評論


技術(shù)專區(qū)

關(guān)閉