新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 改進(jìn)型CMOS電荷泵鎖相環(huán)電路的應(yīng)用設(shè)計(jì)

改進(jìn)型CMOS電荷泵鎖相環(huán)電路的應(yīng)用設(shè)計(jì)

作者: 時(shí)間:2016-12-08 來(lái)源:網(wǎng)絡(luò) 收藏

振蕩器的控制電壓與輸出頻率關(guān)系曲線

本文引用地址:http://butianyuan.cn/article/201612/327774.htm

圖10給出了鎖相環(huán)建立過(guò)程的仿真波形,圖中給出的是VCO控制電壓的波形,在輸入?yún)⒖碱l率為31.5 MHz、頻率反饋設(shè)置為32分頻時(shí),系統(tǒng)鎖定時(shí)間約為1.5μs.MFC模塊的采用和壓控振蕩器分段線性的處理有效擴(kuò)展了鎖頻范圍,輸出頻率在25 MHz~2.2 GHz內(nèi)可調(diào)。在實(shí)際應(yīng)用中,可以通過(guò)選擇常用晶振頻率和整數(shù)分頻倍數(shù)獲得更多的輸出頻率。圖11和圖12分別給出了輸出頻率在100 MHz~2.2 GHz變化時(shí),鎖相環(huán)的捕獲時(shí)間tcap和穩(wěn)態(tài)相對(duì)相位誤差δp的變化曲線。結(jié)果表明,在100MHz~2.2GHz的輸出頻率范圍內(nèi),鎖相環(huán)的捕獲時(shí)間小于2μs,相位相位誤差小于0.6%.

圖10 鎖相環(huán)建立過(guò)程的瞬態(tài)仿真波形

圖11 捕獲時(shí)間(tcap)與輸出頻率的對(duì)應(yīng)關(guān)系曲線

圖12 穩(wěn)態(tài)相對(duì)相位誤差(δp)與輸出頻率的對(duì)應(yīng)關(guān)系曲線

5結(jié)論

在整個(gè)電荷泵鎖相環(huán)系統(tǒng)中,電荷泵電路起著非常關(guān)鍵的作用。傳統(tǒng)的電荷泵電路,其內(nèi)部存在的一些非理想因素直接影響著整個(gè)環(huán)路的工作性能,如存在電荷泄漏、電流失配、電荷共享、時(shí)鐘饋通等問(wèn)題,會(huì)導(dǎo)致壓控振蕩器輸出頻率產(chǎn)生抖動(dòng)和相位發(fā)生偏差。

本文設(shè)計(jì)的高性能CMOS電荷泵鎖相環(huán)電路,通過(guò)對(duì)傳統(tǒng)電荷泵電路的改進(jìn),提高了充放電電流的匹配性,有效抑制了鎖相環(huán)輸出的相位偏差,提高了環(huán)路的穩(wěn)定性。同時(shí)在環(huán)路中增加了倍頻控制模塊MFC和壓控振蕩器分段處理,有效擴(kuò)展了鎖頻范圍。該電路基于Dongbu HiTek 0.18μm CMOS工藝設(shè)計(jì),并進(jìn)行了全面的仿真驗(yàn)證,結(jié)果表明:輸出頻率在100 MHz~2.2 GHz內(nèi)變化時(shí),頻率鎖定時(shí)間和相位誤差都得到了有效控制,驗(yàn)證了設(shè)計(jì)的有效性。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 改進(jìn)型CMOS電荷

評(píng)論


技術(shù)專區(qū)

關(guān)閉