新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > JTAG仿真口電路設計

JTAG仿真口電路設計

作者: 時間:2017-06-04 來源:網絡 收藏

連接測試組(,Joint Test Action Group)接口用于連接最小系統(tǒng)板和,實現(xiàn)對DSP的訪問,接口的連接需要和上的接口一致。不論什么型號的仿真器,其接口都滿足IEEE 1149.1的標準。滿足IEEE 1149.1標準的14腳JTAG接口如圖1所示。

本文引用地址:http://www.butianyuan.cn/article/201706/348411.htm

  
圖1 14腳仿真口引腳

  一般情況下,最小系統(tǒng)板需要引出雙排的14腳插針和圖2所示的一致,圖中引腳間隔為0.1英寸,引腳寬度為0.025英寸,引腳長度為0.235英寸。在大多數(shù)情況下,如果開發(fā)板和仿真器之間的連接電纜不超過6英寸,可以采用圖2接法。需要注意的是其中DSP的引腳都需要上拉電阻,推薦阻值為4.7kΩ或者10kΩ。如果DSP和仿真器之間的連接電纜超過6英寸,必須采用圖3接法,在數(shù)據(jù)傳輸引腳加上驅動。

  
圖2 小大于6英寸的JTAG連接方法

  
圖3 大于6英寸的JTAG連接方法



關鍵詞: JTAG 仿真器 EMU0 EMUI

評論


相關推薦

技術專區(qū)

關閉