新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的O-QPSK調(diào)制解調(diào)器設(shè)計

基于FPGA的O-QPSK調(diào)制解調(diào)器設(shè)計

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

利用Quartus Ⅱ和軟件,基于EP2C35芯片F(xiàn)PGA開發(fā)平臺,通過Verilog-HDL語言,完成了的設(shè)計.該設(shè)計具有結(jié)構(gòu)簡單、占用芯片面積少、便于生成IP核等優(yōu)點.電路與系統(tǒng)的仿真結(jié)果表明,所預(yù)期的功能均已實現(xiàn),該方法適合在及低功耗通信集成電路設(shè)計中應(yīng)用.

基于FPGA的O_QPSK調(diào)制解調(diào)器設(shè)計.pdf

本文引用地址:http://www.butianyuan.cn/article/201706/348892.htm


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉