基于FPGA的O-QPSK調(diào)制解調(diào)器設計
利用Quartus Ⅱ和ModelSim軟件,基于EP2C35芯片F(xiàn)PGA開發(fā)平臺,通過Verilog-HDL語言,完成了O-QPSK調(diào)制解調(diào)器的設計.該設計具有結構簡單、占用芯片面積少、便于生成IP核等優(yōu)點.電路與系統(tǒng)的仿真結果表明,所預期的功能均已實現(xiàn),該方法適合在無線傳感器網(wǎng)絡及低功耗通信集成電路設計中應用.
基于FPGA的O_QPSK調(diào)制解調(diào)器設計.pdf
評論