新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的測(cè)試控制板卡的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的測(cè)試控制板卡的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

設(shè)計(jì)了一種以作為中心控制器件,配以多路采集與輸出通道和多路數(shù)字信號(hào)輸入輸出通道,具有RS-232和RS-422串口通信功能的板卡。在Quartus 117.2編程平臺(tái)下,編輯了數(shù)據(jù)采集、處理和控制以及通信的硬件描述語言程序。經(jīng)應(yīng)用測(cè)試,滿足二維平臺(tái)系統(tǒng)的技術(shù)要求,具有良好的穩(wěn)定性和可升級(jí)性。

本文引用地址:http://www.butianyuan.cn/article/201706/348910.htm


基于板卡的設(shè)計(jì)與實(shí)現(xiàn).pdf



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉