新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的FOR循環(huán)并行CRC流水線算法

基于FPGA的FOR循環(huán)并行CRC流水線算法

作者: 時(shí)間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

通過研究通用串行(CRC)編碼技術(shù)并在此基礎(chǔ)上,利用等式代換或矩陣變換等方法推導(dǎo)出通用并行CRC編碼電路結(jié)構(gòu)。根據(jù)傳統(tǒng)的并行CRC編碼方法,發(fā)現(xiàn)在高速數(shù)據(jù)傳輸校驗(yàn)中,需要大量的人為計(jì)算量,由于計(jì)算量大,容易產(chǎn)生一些計(jì)算錯(cuò)誤。于是在傳統(tǒng)的串行CRC編碼的思想基礎(chǔ)上,利用FOR循環(huán)語句與相結(jié)合,提出基于的FOR循環(huán)并行CRC流水線算法。

基于的FOR循環(huán)并行CRC流水線算法.pdf

本文引用地址:http://butianyuan.cn/article/201706/348917.htm


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉