并行CRC算法在FPGA上的實現(xiàn)
循環(huán)冗余碼校驗CRC(Cyclic Redundancy Check)廣泛用于通訊領域和數(shù)據(jù)存儲的數(shù)據(jù)檢錯。基于FPGA在通訊領域和數(shù)據(jù)存儲的應用越來越廣泛,CRC的編碼解碼模塊已經(jīng)是FPGA上的常用模塊了。采用超前位計算實現(xiàn)CRC在FPGA上的并行運算,通過實際應用證明該算法能有效實現(xiàn)硬件的速度與資源合理平衡。
并行CRC在FPGA上的實現(xiàn).pdf
評論