新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 帶I2C接口的時(shí)鐘IP核設(shè)計(jì)與優(yōu)化

帶I2C接口的時(shí)鐘IP核設(shè)計(jì)與優(yōu)化

作者: 時(shí)間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

采用FPGA可編程邏輯器件和硬件描述語言實(shí)現(xiàn)了數(shù)據(jù)傳輸、調(diào)時(shí)和鬧鈴等功能設(shè)計(jì).在此基礎(chǔ)上,分析和討論IP核功能仿真和優(yōu)化的方法,并通過工具和Design Compile邏輯綜合優(yōu)化工具對(duì)設(shè)計(jì)進(jìn)行仿真、綜合和優(yōu)化,證明了設(shè)計(jì)的可行性.

帶I2C接口的設(shè)計(jì)與優(yōu)化.pdf

本文引用地址:http://butianyuan.cn/article/201706/348999.htm


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉