新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM

數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM

作者: 時(shí)間:2017-10-11 來源:網(wǎng)絡(luò) 收藏

3.模塊(DCM)

業(yè)內(nèi)大多數(shù) 均提供( 公司的全部 均具有這種特性)。公司推出最先進(jìn)的 提供和相位環(huán)路鎖定。相位環(huán)路鎖定能夠提供精確的時(shí)鐘綜合,且能夠降低抖動(dòng),并實(shí)現(xiàn)過濾功能。

本文引用地址:http://butianyuan.cn/article/201710/365603.htm

4.嵌入式塊RAM(BRAM)

大多數(shù)FPGA 都具有內(nèi)嵌的塊RAM,這大大拓展了FPGA 的應(yīng)用范圍和靈活性。塊RAM 可被配置為單端口RAM、雙端口RAM、內(nèi)容地址存儲(chǔ)器(CAM) 以及FIFO 等常用存儲(chǔ)結(jié)構(gòu)。RAM、FIFO 是比較普及的概念,在此就不冗述。CAM 存儲(chǔ)器在其內(nèi)部的每個(gè)存儲(chǔ)單元中都有一個(gè)比較邏輯,寫入CAM 中的數(shù)據(jù)會(huì)和內(nèi)部的每一個(gè)數(shù)據(jù)進(jìn)行比較,并返回與端口數(shù)據(jù)相同的所有數(shù)據(jù)的地址,因而在路由的地址交換器中有廣泛的應(yīng)用。除了塊RAM,還可以將FPGA 中的LUT 靈活地配置成RAM、ROM 和FIFO 等結(jié)構(gòu)。在實(shí)際應(yīng)用中,芯片內(nèi)部塊RAM 的數(shù)量也是選擇芯片的一個(gè)重要因素。

圖2-7 內(nèi)嵌的塊RAM

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉