新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 高速設計的三座大山——串聯電阻對信號的影響

高速設計的三座大山——串聯電阻對信號的影響

作者: 時間:2017-10-14 來源:網絡 收藏
上一期對電阻的應用做了簡單介紹,文章最后提到了端接方式。常見的端接方式有:串聯端接、并聯端接、戴維寧端接、RC端接、二極管端接等。

ps:高速設計的三座大山——電阻基礎

本文引用地址:http://butianyuan.cn/article/201710/366099.htm

端接示意圖如下:


各種端接都有其優(yōu)缺點,以后有機會,高速先生會一一對以上各種端接做全面的分析,今天我要說的是:的影響,也就是串聯端接所用的電阻對的影響。

先看圖

串聯端接電阻的大小會影響的上升沿,當變大時,信號的上升沿變緩(另外信號幅值的變化是因為反射的原因,這個在反射詳解系列,有詳細解釋,當端接30ohm時,匹配最好,沒有反射)。

把圖放大,上升沿看的更明顯。

為什么信號的上升沿會變緩了呢?我們來梳理一下,整條鏈路有發(fā)送端、串阻、傳輸線、接收端,變化量是串阻的阻值,現象是上升沿變緩。有什么原理即跟R有關,又會導致上升沿變緩呢,最先想到的肯定就是RC濾波器。一階RC濾波器是典型低通濾波器。與傳輸線的等效電容、接收器的輸入電容組成了RC濾波器,限制了信號的。其影響信號的原因是:R與C組成RC充電電路,電容兩端的電壓變化V_C=V_S&TImes;(1-e^(-1/τ t) ),其中τ=RC,是時間常數,當時間常數越大時,電容兩端的電壓變化越慢,信號邊沿越緩。

下面我們再來驗證一下,固定串阻阻值不變,改變電容值,當電容阻值變大時,RC時間常數變大,上升沿同樣變緩了。如下圖:

以上就是串阻對信號影響的分析。



關鍵詞: 串聯電阻 信號 帶寬

評論


相關推薦

技術專區(qū)

關閉