新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 困惑已久?單片機(jī)上拉電阻、下拉電阻詳解

困惑已久?單片機(jī)上拉電阻、下拉電阻詳解

作者: 時(shí)間:2017-11-19 來源:網(wǎng)絡(luò) 收藏

  是不是經(jīng)常聽別人講,加個(gè)試試看,加個(gè)下拉電阻試試看,是不是還在疑惑上下拉電阻是什么,該怎么用,什么時(shí)候用,有什么用途?

本文引用地址:http://www.butianyuan.cn/article/201711/371735.htm

  1.什么是上下拉電阻

  :把一個(gè)不確定的信號通過電阻連接到高電平,使該信號初始為高電平;

  下拉電阻:把一個(gè)不確定的信號通過電阻連接到低電平,使該信號初始為低電平;

  2.上下拉電阻的接線方法

  如下圖所示:

    

 

  電阻R12將KEY1網(wǎng)絡(luò)標(biāo)識上拉到高電平,在按鍵S2沒有按下的情況下KEY1將被鉗制在高電平,從而避免了引腳懸空而引起的誤動作;

  下拉電阻如下圖所示:

    

 

  電阻R29將DIR網(wǎng)絡(luò)標(biāo)識下拉到低電平,在光耦沒有導(dǎo)通的情況下DIR將被鉗制在低電平,從而避免了引腳懸空而引起的誤動作;

  3.上下拉電阻的作用

  提高電路穩(wěn)定性,避免引起誤動作。第一圖中的按鍵如果不通過電阻上拉到高電平,那么在上電瞬間可能就發(fā)生誤動作,因?yàn)樵谏想娝查g的引腳電平是不確定的,上拉電阻R12的存在保證了其引腳處于高電平狀態(tài),而不會發(fā)生誤動作。

  提高輸出管腳的帶載能力。受其他外圍電路的影響在輸出高電平時(shí)能力不足,達(dá)不到VCC狀態(tài),這會影響整個(gè)系統(tǒng)的正常工作,上拉電阻的存在就可以使管腳的驅(qū)動能力增強(qiáng)。這里特別強(qiáng)調(diào)如下:帶片上I2C資源的,其SCL和SDA引腳是開漏引腳,如果當(dāng)做普通的GPIO來用的話,你會發(fā)現(xiàn)該引腳輸出高電平極不穩(wěn)定甚至因?yàn)樨?fù)載的關(guān)系都無法正常輸出高電平,這時(shí)候就需要在這兩個(gè)引腳上加上拉電阻了。

  通過上面的講解,不知道困擾你多時(shí)的上下拉電阻你明白了嗎?



關(guān)鍵詞: 上拉電阻 單片機(jī)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉