新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 如何設計基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)?

如何設計基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)?

作者: 時間:2018-08-02 來源:網(wǎng)絡 收藏

本文引用地址:http://butianyuan.cn/article/201808/385071.htm

3 系統(tǒng)測試采用以產生頻率為20MHz 的高頻信號發(fā)生器,峰值為2.36Vpp 的正弦波作為模擬輸入。系統(tǒng)的測試采用SignalTapII來獲取兩路數(shù)據(jù)采樣數(shù)據(jù),并且模擬轉后后存入到FIFO 中的數(shù)據(jù)和信號。采樣數(shù)據(jù)的模擬波形圖如圖5 所示。


從圖5 可以看出,由于兩路輸入的信號存在一定的增益和偏移誤差,從而導致所收集數(shù)據(jù)的信號增幅值之間,產生了不一致現(xiàn)象。采用快速傅里葉變化分析法,首先在輸入的輸入信號上采集N 個點做快速傅里葉變換,假設信號譜線在K 和N-K-1 之間,那么就可以得到信噪諧波比SINAD :

為避免信號頻譜泄露,要求波形的采樣率fs 和輸入信號頻率f0,滿足其f0=fs*M/N,其中M 為一個合適的正整數(shù)。

此方法可以進行ADC 的有效位數(shù)的測試,實驗ENOB,將其取6 次得到的平均結果約為6.2.后面還要將采集到的數(shù)據(jù)進行進一步的分析,來檢驗通道間的不匹配對系統(tǒng)性能的影響。

4 結論

介紹了一種基于 基于,通過 對AD 的工作方式,進行合理的配置,并充分利用其內部自帶的邏輯資源,實現(xiàn)對數(shù)據(jù)的緩存,避免使用其他微處理器進行的數(shù)據(jù)處理,本設計可以很好的減少芯片數(shù)和空間體積,更有利于FPGA 的發(fā)揮,具有簡單、靈活、功能多樣的特點。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉