新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 聊聊降低電源待機(jī)功耗的那些絕招

聊聊降低電源待機(jī)功耗的那些絕招

作者: 時(shí)間:2018-08-10 來源:網(wǎng)絡(luò) 收藏

現(xiàn)在做電源,除了效率以外空載或者待機(jī)功耗也變得越來越重要了。這不僅是因?yàn)楦鞣N各樣的能效標(biāo)準(zhǔn)的執(zhí)行,也確實(shí)很符合實(shí)際應(yīng)用的需求,因?yàn)榇蟛糠值挠秒娫O(shè)備都長期工作在待機(jī)狀態(tài)。以離線式的AC/DC電源為例,不同的應(yīng)用要求不一樣,有500mW、300mW、再到100mW,甚至是很多充電器所追求的10mW以下。

本文引用地址:http://butianyuan.cn/article/201808/386302.htm

實(shí)際上把待機(jī)功耗做低也不是什么太高深的事兒,不需要高等數(shù)學(xué)頻譜分析什么高大上的理論,基本只是需要一些經(jīng)驗(yàn),有時(shí)要做些妥協(xié)。這里就把和大家分享一些本人的淺見。

先從AC輸入端說起,這里最大的損耗就來自于X電容放電的電阻。大部分的安規(guī)標(biāo)準(zhǔn)都要求1s內(nèi)把X電容的電壓放到安全電壓以下。這樣容值越大,放電的電阻就越小,損耗也就越大。舉個(gè)例子,.33uF的電容并個(gè)3M的電阻,230Vac條件下的空載損耗就有~18mW。

也就是說為了節(jié)約這部分功耗,X電容要盡量小,這個(gè)節(jié)約成本倒也是一致的。但是必要的情況下,為了降低損耗也不得不多花點(diǎn)錢了,也就是用專門的X電容放電芯片,比如CAPZero或者HF81。這類芯片可以自動(dòng)檢測(cè)AC是否掉電,所以在正常工作的時(shí)候幾乎沒有損耗。這類芯片放在橋前面都需要有相應(yīng)的安規(guī)認(rèn)證的,也都是比較可靠的。

也有一些吧這個(gè)功能集成到主控芯片里面的,比如FAN6756。有一個(gè)HV腳通過兩個(gè)直接接到AC,同時(shí)實(shí)現(xiàn)X電容放電和啟機(jī)的功能。



關(guān)鍵詞: 二極管

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉