新聞中心

EEPW首頁(yè) > 智能計(jì)算 > 新品快遞 > UltraSoC擴(kuò)展片上分析架構(gòu)以應(yīng)機(jī)器學(xué)習(xí)、人工智能和并行計(jì)算時(shí)代的要求

UltraSoC擴(kuò)展片上分析架構(gòu)以應(yīng)機(jī)器學(xué)習(xí)、人工智能和并行計(jì)算時(shí)代的要求

作者: 時(shí)間:2019-02-28 來(lái)源:電子產(chǎn)品世界 收藏

  日前宣布其嵌入式分析架構(gòu)實(shí)現(xiàn)了一次重大擴(kuò)展,支持設(shè)計(jì)人員和創(chuàng)新者將強(qiáng)大的、由數(shù)據(jù)驅(qū)動(dòng)的功能集成至他們的產(chǎn)品中。汽車、存儲(chǔ)和高性能計(jì)算行業(yè)的開發(fā)人員現(xiàn)在可以在其產(chǎn)品中集成更復(fù)雜的、基于硬件的安全、防護(hù)、和性能微調(diào)功能,同時(shí)在系統(tǒng)級(jí)芯片(SoC)開發(fā)周期中使用的技術(shù),還將在產(chǎn)品上市時(shí)間和成本方面獲得極大優(yōu)勢(shì)。

本文引用地址:http://butianyuan.cn/article/201902/398099.htm

  這些新功能支持SoC設(shè)計(jì)人員構(gòu)建具有多達(dá)65,000個(gè)組件的片上監(jiān)測(cè)和分析系統(tǒng),從而為擁有數(shù)千個(gè)處理器的系統(tǒng)提供無(wú)縫支持。未來(lái)隨著功能的迭代將可以支持擁有更多數(shù)量處理器的百萬(wàn)兆級(jí)(Exascale)系統(tǒng)。除了顯著提升的擴(kuò)展能力之外,新的系統(tǒng)內(nèi)存緩沖區(qū)(SMB)知識(shí)產(chǎn)權(quán)(IP)還支持嵌入式分析基礎(chǔ)架構(gòu)去處理多核系統(tǒng)生成的大量數(shù)據(jù),以及應(yīng)對(duì)“突發(fā)”的實(shí)際流量。

  新的架構(gòu)能夠高效地監(jiān)測(cè)無(wú)數(shù)個(gè)用于構(gòu)造最復(fù)雜SoC產(chǎn)品的內(nèi)部構(gòu)建塊,并分析它們之間的交互對(duì)系統(tǒng)級(jí)行為產(chǎn)生的影響。這種異構(gòu)多核芯片正變得越來(lái)越普遍,尤其在實(shí)現(xiàn)無(wú)人駕駛汽車等前沿應(yīng)用中所需的技術(shù)方面,更是如此。

  Esperanto創(chuàng)始人兼首席執(zhí)行官Dave Ditzel表示:“Esperanto的使命是為和其他新興應(yīng)用實(shí)現(xiàn)最節(jié)能的高性能計(jì)算系統(tǒng)。這要求我們?cè)谕活w芯片上放置一千個(gè)RISC-V處理器和/(AI / ML)加速器;UltraSoC有能力憑借其監(jiān)測(cè)、分析和調(diào)試功能去匹配這種擴(kuò)展要求,從而成為我們業(yè)務(wù)的重要助推力量?!?/p>

  UltraSoC首席執(zhí)行官Rupert Baines表示:“就應(yīng)對(duì)多個(gè)異構(gòu)處理器、標(biāo)準(zhǔn)和專有的總線結(jié)構(gòu)甚至定制邏輯電路的能力而言,我們的解決方案在市場(chǎng)上是獨(dú)一無(wú)二的。這次我們的架構(gòu)實(shí)現(xiàn)大幅度擴(kuò)展使我們更加領(lǐng)先于傳統(tǒng)解決方案——無(wú)論是在調(diào)試和開發(fā)領(lǐng)域,還是支持我們的客戶去集成全生命周期監(jiān)測(cè)功能,以確保實(shí)現(xiàn)安全防護(hù)、功能安全和實(shí)際性能的優(yōu)化?!?/p>

  UltraSoC的系統(tǒng)級(jí)監(jiān)測(cè)和分析功能從芯片的內(nèi)核處理組件擴(kuò)展到了系統(tǒng)的所有部分——可能包括數(shù)千個(gè)IP模塊以及子系統(tǒng)、總線、互連線路和軟件。UltraSoC架構(gòu)中的新功能支持芯片設(shè)計(jì)人員在同一個(gè)基礎(chǔ)架構(gòu)中部署數(shù)萬(wàn)個(gè)監(jiān)測(cè)和分析模塊。通過(guò)提供集成的、一致的系統(tǒng)行為分析,UltraSoC顯著降低了下一代機(jī)器學(xué)習(xí)和人工智能應(yīng)用的開發(fā)負(fù)擔(dān),同時(shí)能夠?qū)崿F(xiàn)諸如基于硬件的安全防護(hù)和功能安全等創(chuàng)新產(chǎn)品功能。

  UltraSoC架構(gòu)的擴(kuò)展包含高效的無(wú)限監(jiān)測(cè)功能,可幫助開發(fā)人員解決系統(tǒng)復(fù)雜性問題,這是當(dāng)今電子行業(yè)面臨的最緊迫的問題之一。除了現(xiàn)代SoC的龐大規(guī)模之外,機(jī)器學(xué)習(xí)和人工智能算法通常具有內(nèi)在的不確定性:因?yàn)樗鼈兺ㄟ^(guò)“學(xué)習(xí)”來(lái)設(shè)計(jì)自己解決問題的方法,而系統(tǒng)的原型設(shè)計(jì)師不可能預(yù)測(cè)到在最終應(yīng)用中它們將如何表現(xiàn)。因此,對(duì)芯片行為的全生命周期監(jiān)測(cè)是獲得芯片內(nèi)部運(yùn)行及更廣泛系統(tǒng)真實(shí)情況的唯一方法。

  SoC中多個(gè)硬件模塊、固件和軟件之間的復(fù)雜交互已經(jīng)使實(shí)時(shí)的全生命周期監(jiān)測(cè)成為SoC設(shè)計(jì)人員不可或缺的工具。設(shè)計(jì)方法的改變也正在使整個(gè)系統(tǒng)的監(jiān)測(cè)比以往任何時(shí)候都更有必要。靈活的軟件開發(fā)和特殊編程實(shí)踐本質(zhì)上都需要實(shí)際系統(tǒng)的高細(xì)節(jié)可見性。同樣,系統(tǒng)硬件和軟件可能不會(huì)在傳統(tǒng)意義上來(lái)“構(gòu)建”:工程師需要清楚地了解其系統(tǒng)運(yùn)行時(shí)的行為。

  新的UltraSoC分析和監(jiān)測(cè)架構(gòu)可以在UltraSoC的UltraDevelop 2中輕松配置,UltraSoC的全新IDE(集成開發(fā)環(huán)境)已在近期宣布推出并從2019年第一季度開始向客戶提供。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉