Xilinx擴(kuò)展Alveo系列產(chǎn)品,推出業(yè)界首款自適應(yīng)計(jì)算、網(wǎng)絡(luò)和存儲加速器卡
2019年8月7日,中國,北京 —— 自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出 Alveo? U50,進(jìn)一步擴(kuò)展其Alveo 數(shù)據(jù)中心加速器卡產(chǎn)品組合。Alveo U50 卡是業(yè)界首款可以支持第四代PCIe ( PCIe Gen 4) 的輕量級自適應(yīng)計(jì)算加速卡, 專門為擴(kuò)容各種不同關(guān)鍵計(jì)算、網(wǎng)絡(luò)和存儲工作負(fù)載而特別設(shè)計(jì),而且所有的加速都在同一個可重配置 FPGA 平臺之上實(shí)現(xiàn)。
本文引用地址:http://butianyuan.cn/article/201908/403463.htmAlveo U50 -面向任意服務(wù)器和各種云的業(yè)界首款自適應(yīng)計(jì)算、網(wǎng)絡(luò)和存儲加速器卡
Alveo U50為客戶提供了小尺寸、低功耗的可編程加速器平臺,專門為不同規(guī)模、不同類型的系統(tǒng)架構(gòu)及領(lǐng)域特定的加速應(yīng)用而打造,面向任意類型的服務(wù)器部署,包括本地、云端和邊緣。為了應(yīng)對不斷變化的云微服務(wù)等新興工作負(fù)載的挑戰(zhàn),Alveo U50在更大吞吐量、更低延遲和更高功耗效率方面實(shí)現(xiàn)了10-20倍的大幅提升。對于加速網(wǎng)絡(luò)和存儲工作負(fù)載,U50卡可幫助開發(fā)人員通過將數(shù)據(jù)更接近計(jì)算的方式來識別并打破時延和數(shù)據(jù)移動的瓶頸。
Alveo U50 卡采用賽靈思 UltraScale+? 架構(gòu),率先使用半高半長的外形尺寸和低于75 瓦的低包絡(luò)功耗。該卡支持高帶寬存儲器(HBM2)、100Gbps的網(wǎng)絡(luò)連接,并支持第四代 PCIe 和 CCIX 互聯(lián)標(biāo)準(zhǔn)。通過支持標(biāo)準(zhǔn)的 PCIe 服務(wù)器插槽并用僅為現(xiàn)有 Alveo 卡1/3的功耗, Alveo U50大幅擴(kuò)展了自適應(yīng)加速技術(shù)可以部署的范圍,從而為要求嚴(yán)苛的計(jì)算、網(wǎng)絡(luò)與存儲工作負(fù)載帶來了前所未有的高吞吐量與低延時。8GB HBM2 提供了超過 400 Gbps 的數(shù)據(jù)傳輸速率, QSFP端口提供了高達(dá)每秒100 Gbps的網(wǎng)絡(luò)連接。此外,高速網(wǎng)絡(luò) I/O 還支持各種前沿應(yīng)用, 如NVMe-oF?解決方案(NVM Express over Fabrics?),解耦計(jì)算存儲(Computionial Storage)和專業(yè)金融服務(wù)應(yīng)用
從機(jī)器學(xué)習(xí)推斷、視頻轉(zhuǎn)碼和數(shù)據(jù)分析到計(jì)算存儲,再到電子交易和金融風(fēng)險(xiǎn)建模,Alveo U50 可以將 Alveo 平臺的靈活性、高吞吐量和低時延等性能優(yōu)勢,擴(kuò)展到任意服務(wù)器的部署中。與固定架構(gòu)的其他解決方案不同,Alveo U50的軟件和硬件可編程能力,使客戶能夠在工作負(fù)載和算法不斷演進(jìn)的同時,滿足不斷變化的需求并隨時優(yōu)化應(yīng)用性能。
Alveo U50加速解決方案可在廣泛的跨領(lǐng)域應(yīng)用中提供重要的客戶價值,其中包括:
深度學(xué)習(xí)推斷加速(如語音翻譯):時延降低高達(dá)25倍,吞吐量擴(kuò)大10倍,同時在語音翻譯的性能方面,相比僅使用GPU,每節(jié)點(diǎn)的功耗效率實(shí)現(xiàn)了顯著的提升1;
數(shù)據(jù)分析加速(如數(shù)據(jù)庫查詢):運(yùn)行 TPC-H Query 基準(zhǔn)測試時,Alveo相比存儲器內(nèi)的 CPU,每小時吞吐量提升 4 倍,運(yùn)營成本降低 3 倍2;
計(jì)算存儲加速(如壓縮):將壓縮/解壓縮吞吐量提高了 20 倍,實(shí)現(xiàn)了更快的Hadoop 和大數(shù)據(jù)分析,同時相比僅CPU節(jié)點(diǎn)將每節(jié)點(diǎn)成本降低了 40%3;
網(wǎng)絡(luò)加速(如電子交易):相比僅 CPU 的 10微妙延時,能將時延降低 20%,交易時間不到 500納米4;
金融建模(如網(wǎng)格計(jì)算):運(yùn)行蒙特卡洛(Monte Carlo)模擬時,Alveo U50 的功耗效率相比 GPU 提升7 倍,能夠更快速分析并做出判斷,實(shí)現(xiàn)確定性時延和運(yùn)營成本的降低5。
賽靈思執(zhí)行副總裁兼數(shù)據(jù)中心事業(yè)群總經(jīng)理 Salil Raje 先生表示:“對數(shù)據(jù)中心永無止境的需求,正在將現(xiàn)有數(shù)據(jù)中心基礎(chǔ)設(shè)施的性能推向天花板,行業(yè)需要靈活應(yīng)變的解決方案來優(yōu)化廣泛應(yīng)用領(lǐng)域工作負(fù)載的性能,以延長現(xiàn)有基礎(chǔ)設(shè)施的生命周期,并最終降低總擁有成本(TCO)。新款 Alveo U50 面向數(shù)據(jù)中心工作負(fù)載帶來了優(yōu)化的外形尺寸,以及前所未有的高性能與靈活應(yīng)變能力。我們將持續(xù)與不斷壯大的應(yīng)用合作伙伴進(jìn)行合作完善生態(tài)環(huán)境,共同構(gòu)建解決方案堆棧,為眾多行業(yè)提供此前不可想象的新功能?!?/p>
業(yè)界支持:
AMD 應(yīng)用工程副總裁兼CTO Raghu Nambiar 表示:“即將面世的AMD 第二代 EPYC 處理器系列理想適用于Alveo U50 這樣的數(shù)據(jù)中心優(yōu)先加速器,可將計(jì)算、網(wǎng)絡(luò)和存儲加速功能整合在單個平臺上。借助 AMD 即將率先推出的 x86 服務(wù)器級支持第四代 PCIe CPU 的領(lǐng)先優(yōu)勢,Alveo U50 將成為業(yè)界首款可以支持第四代 PCIe 的自適應(yīng)加速器卡。我們期待著與賽靈思不斷展開合作,一同將融合 Alveo 加速技術(shù)的 AMD EPYC 解決方案的優(yōu)勢提供給超大規(guī)模數(shù)據(jù)中心及企業(yè)用戶?!?/p>
IBM Power Systems首席架構(gòu)師Steve Fields表示:“ IBM對賽靈思Alveo 系列產(chǎn)品新增Alveo U50 自適應(yīng)加速卡的擴(kuò)展感到非常興奮,我們相信,小尺寸的外形、HBM2內(nèi)存性能和PCIe Gen 4速度與IBM Power處理器的結(jié)合,將使得整個OpenPower生態(tài)系統(tǒng)在為業(yè)界提供尖端的自適應(yīng)加速解決方案方面領(lǐng)先一步?!?/p>
Moor Insights & Strategy高性能計(jì)算和深度學(xué)習(xí)高級分析師Karl Freund 表示:“憑借Alveo U50的小型化設(shè)計(jì)和先進(jìn)功能,賽靈思進(jìn)一步鞏固了其通過可配置邏輯擴(kuò)大加速市場的戰(zhàn)略。借助在高增長用例中所展現(xiàn)出的顯著性能優(yōu)勢,新的Alveo U50可以助力賽靈思進(jìn)一步突破市場噪音(market noise)?!?/p>
西部數(shù)據(jù)公司 (Western Digital)數(shù)據(jù)中心系統(tǒng)業(yè)務(wù)部產(chǎn)品管理高級總監(jiān)Scott Hamilton表示:“我們非常高興能夠在FMS(Flash Memory Summit,全球閃存大會)上與賽靈思合作,共同展示Alveo U50和我們的OpenFlex NVMe-oF可組合平臺的靈活性和高性能。賽靈思正在利用NVMe-oF引領(lǐng)基于架構(gòu)的計(jì)算存儲,以實(shí)現(xiàn)服務(wù)器資源的完全解耦。因?yàn)槲覀儾捎昧苏嬲慕怦罘椒▉硖幚鞸DS(軟件定義存儲)基礎(chǔ)設(shè)施,我們相信新的Alveo U50將成為西部數(shù)據(jù)生態(tài)系統(tǒng)的重要組成部分。”
供貨信息:
Alveo U50 于今天開始發(fā)布樣片,OEM 認(rèn)證正在進(jìn)行中, 2019 年秋季將全面供貨。
閃存峰會:
賽靈思于 8 月 6 日至 8 日在加州圣克拉拉會議中心舉辦的閃存峰會(Flash Memory Summit (FMS) 2019)上演示Alveo U50 和其他產(chǎn)品,演示展臺為 313 號。
此外,賽靈思執(zhí)行副總裁兼數(shù)據(jù)中心事業(yè)群總經(jīng)理 Salil Raje 將于 8 月 7 日下午 2 點(diǎn) 40 分在 Mission City Ballroom 廳發(fā)表題為“FPGA:高速存儲系統(tǒng)加速的關(guān)鍵”的主題演講。
評論