新聞中心

EEPW首頁 > 業(yè)界動態(tài) > Intel宣布全新混合結(jié)合封裝:凸點密度猛增25倍

Intel宣布全新混合結(jié)合封裝:凸點密度猛增25倍

作者: 時間:2020-08-17 來源:快科技 收藏

的六大技術支柱中,技術和制程工藝并列,是基礎中的基礎,這兩年也不斷展示自己的各種先進技術,包括Foveros、Co-EMIB、ODI、MDIO等等。

本文引用地址:http://www.butianyuan.cn/article/202008/417173.htm

又宣布了全新的“混合結(jié)合”(Hybrid Bonding),可取代當今大多數(shù)技術中使用的“熱壓結(jié)合”(thermocompression bonding)。

1

據(jù)介紹,混合結(jié)合技術能夠加速實現(xiàn)10微米及以下的凸點間距(Pitch),提供更高的互連密度、更小更簡單的電路、更大的帶寬、更低的電容、更低的功耗(每比特不到0.05皮焦耳)。

Intel目前的3D Foveros立體封裝技術,可以實現(xiàn)50微米左右的凸點間距,每平方毫米集成大約400個凸點,而應用新的混合結(jié)合技術,不但凸點間距能縮小到1/5,每平方毫米的凸點數(shù)量也能超過1萬,增加足足25倍。

采用混合結(jié)合封裝技術的測試芯片已在2020年第二季度流片,但是Intel沒有披露未來會在什么產(chǎn)品上商用。

2

3

4

Foveros封裝的Lakefield



關鍵詞: Intel 封裝 凸點密度

評論


相關推薦

技術專區(qū)

關閉