關 閉

新聞中心

EEPW首頁 > 安全與國防 > 設計應用 > 大聯(lián)大友尚集團推出基于CVITEK和SOI產品的網(wǎng)絡攝像機(IPC)方案

大聯(lián)大友尚集團推出基于CVITEK和SOI產品的網(wǎng)絡攝像機(IPC)方案

作者: 時間:2023-02-15 來源:電子產品世界 收藏

致力于亞太地區(qū)市場的領先半導體元器件分銷商---大聯(lián)大控股近日宣布,其旗下友尚推出基于晶視智能()CV1821芯片和晶相光電()JX-K06圖像傳感器的(IPC)方案。

本文引用地址:http://butianyuan.cn/article/202302/443390.htm

1676446670245910.png

圖示1-基于產品的IPC方案的展示板圖

近年來,消費電子、物聯(lián)網(wǎng)、工業(yè)互聯(lián)網(wǎng)、智能家居、智慧城市的發(fā)展,推動了智能監(jiān)控技術的革新,也驅動了IPC()的需求。相比于傳統(tǒng)攝像機,IPC不僅能夠提供更高清晰度的視頻效果,還具有網(wǎng)絡輸出接口,可直接將攝像機接入本地局域網(wǎng)。這些特性使其在聯(lián)網(wǎng)監(jiān)控與附加值功能上有著絕對的優(yōu)勢。

基于IPC需求快速增長的趨勢,基于 CV1821芯片和 JX-K06 CMOS傳感器推出了IPC方案,支持2560×1440分辨率、幀率為25fps。作為4M的監(jiān)控攝像頭方案,其通過ISP圖像調校技術,提升成像質量與色彩真實度,并通過圖像傳感器和后期處理,實現(xiàn)更強的感光能力與更少噪點。

image.png

圖示2-基于CVITEK和SOI產品的IPC方案的場景應用圖

本方案在主控方面,選擇了CVITEK旗下的CV1821。晶視智能(CVITEK)是一家開放式人工智能芯片研發(fā)商,專注于視頻監(jiān)控及邊緣計算技術研發(fā),擁有自主研發(fā)的AI TPU運算核心及SoC芯片整合技術。此次采用的CV1821是面向邊緣智能監(jiān)控IP攝像機、本地端人臉識別考勤機、智能家居等領域推出的高性能、低功耗芯片。其集成了H.264/H.265視頻壓縮編解碼器和ISP,支持HDR寬動態(tài)、3D降噪、除霧、鏡頭畸變校正等多種圖像增強和矯正算法,可為客戶提供專業(yè)級的視頻圖像質量。

此外,CV1821也搭載了自研TPU,在INT8運算下,可提供約0.5TOPS算力。獨特的TPU調度引擎能有效地為張量處理器核心提供極高的帶寬數(shù)據(jù)流;并為用戶提供了強大的深度學習模型編譯器和Linux軟件SDK開發(fā)包,支持主流的深度學習框架,比如Caffe、Pytorch、ONNX、MXNet和TensorFlow(Lite)等。

在圖像傳感器的選擇上,本方案選用了SOI旗下的JX-K06 CMOS圖像傳感器。晶相光電(SOI)成立于2004年5月,致力于CMOS Image Sensor的開發(fā)與銷售。JX-K06傳感器采用SOI公司的2.1um像素技術設計制造。它可以在HDR模式下以30fps和15fps的速度傳輸2K分辨率的圖像。在設計上,JX-K06由2568×1448有源像素傳感器(APS)陣列和片上10位ADC、可編程增益控制(PGA)和相關雙采樣(CDS)組成,以顯著降低固定模式噪聲(FPN)。該傳感器還支持符合行業(yè)標準的DVP并行和MIPI CSI-2雙數(shù)據(jù)通道串行接口。外部主機控制器可以通過標準串行接口訪問該設備。

image.png

圖示3-大聯(lián)大友尚基于CVITEK和SOI產品的IPC方案的方塊圖

憑借出色的性能,本方案無論在室內或是室外場景都可以提供高清晰度的圖像信息,有助于高清的推廣與普及。

核心技術優(yōu)勢:

●   主控芯片CV1821:

■   集成H.264/H.265視頻壓縮編解碼器和ISP;

■   具有自研TPU運算核心,支持主流神經網(wǎng)絡框架:Caffe,TensorFlow,TensorFlow Lite,Pytorch,ONNX和MXNet;

■   支持HDR寬動態(tài)、3D降噪、除霧、鏡頭畸變校正等多種圖像增強和矯正算法;

■   適用于邊緣智能監(jiān)控IP攝像機、本地端人臉識別考勤機、智能家居等產品領域。

●   圖像傳感器JX-K06:

■   SOI公司2.1um像素技術設計制造;

■   HDR模式下以30fps和15fps的速度傳輸2K分辨率的圖像;

■   具有許多標準可編程和自動功能;

■   外部主機控制器可以通過標準串行接口訪問設備;

■   可用于晶圓級封裝CSP。

方案規(guī)格:

●   主控芯片CV1821規(guī)格:

■   單核ARM CA53@1.2G;

■   圖像視頻90、180、270度旋轉、Mirror、Flip;

■   MiPi接口;

■   9mm×9mm QFN封裝;

■   集成POR、ADC、I2C、SPI、UART、PWM、SDIO 3.0、USB 2.0 Host/Device;

■   內置DRAM。

●   圖像傳感器JX-K06規(guī)格:

■   4.0MP CMOS圖像傳感器;

■   分辨率:2560×1440;

■   10-bit RAW RGB;

■   DVP并行和MIPI CSI-2雙數(shù)據(jù)通道串行接口。



評論


相關推薦

技術專區(qū)

關閉