電源是怎樣煉成的(1)干凈的電源也會臟
我剛工作的時候,幾乎不涉及電源的設計。當時主要做的工作是“模數(shù)混合電路”的設計,因為模擬部分是音頻小信號,而且是微弱信號,所以電源供電一律采用模擬電源供電,為的是電源本身比較“干凈”,這樣模擬信號器件的GND和電源相對都比較“干凈”。
本文引用地址:http://butianyuan.cn/article/202408/461789.htm當時面臨的挑戰(zhàn)是:電源本身已經(jīng)很干凈了,但是由于是“模數(shù)混合電路”,所以依然需要將數(shù)字電路產(chǎn)生的干擾抑制在數(shù)字區(qū),不要干擾模擬信號。
電源和地的分離:
獨立的電源軌:為模擬和數(shù)字部分提供獨立的電源,減少電源噪聲的傳遞。數(shù)字電路和模擬電路分別供電,不要共用電源,信號條理部分電源單獨產(chǎn)生,并且用線性電源。
分離地平面:在電路板上,模擬地和數(shù)字地盡量分離,只在單一點上連接,這樣可以防止數(shù)字地上的噪聲干擾模擬部分。
去耦電容:
在數(shù)字電路部分的電源上放置去耦電容,尤其是靠近每個芯片的引腳,以濾除電源上的高頻噪聲。數(shù)?;旌想娐犯⒁猓m然我們使用了線性電源,電源本身沒有紋波對模擬信號進行干擾。但是數(shù)字信號的跳變,會產(chǎn)生電源完整性的問題。
最終我們要求在用電器件的接收端接收到良好質量的電源,我們需要整個電源平面的所有的噪聲。對于電源的噪聲來源:穩(wěn)壓芯片輸出的電壓不是恒定的,會有一定的紋波;穩(wěn)壓電源無法實時響應負載對于電流需求的快速變化。穩(wěn)壓電源響應的頻率一般在200kHz以內(nèi),能做正確的響應,超過了這個頻率則在電源的輸出短引腳處出現(xiàn)電壓跌落;負載瞬態(tài)電流在電源路徑阻抗和地路徑阻抗產(chǎn)生壓降;外部的干擾。
此處提到“負載瞬態(tài)電流”,這個問題不是由電源輸出端的電源模塊或者電源芯片所產(chǎn)生,而是由用電負載自身的負載變化所產(chǎn)生,這個負載變化又是由于大量數(shù)字信號在“跳變”所產(chǎn)生。集成電路是由無數(shù)的邏輯門電路組成,基本的輸出單元我們可以看成是CMOS反相器,如圖所示。
當控制信號是一個低電平的時候,上面PMOS打開,此時輸出是高電平。打開的瞬間,VCC通過LVCC和R,對芯片B的輸入管腳進行充電。當控制信號是一個高電平的時候,下面的NMOS打開,此時輸出的是低電平。打開的瞬間,芯片B的輸入管腳儲存的電量經(jīng)過NMOS進行放電。在CMOS反相器輸出狀態(tài)發(fā)生變化的時候,流過的電流正是變化的電流。于是,在走線、過孔、平面層和封裝(鍵合引線、引腳)等這些具有電感的連接部件上,便會感應出電壓。例如標準的GND地電位應該是0V,但是芯片與地之間的鏈接部件存在電感,就會感應出電壓VGND,那么芯片上的“地”電位就被抬高了,高于0V。如圖13.2所示,當CMOS輸出信號同時從低電平到高電平切換時,VCC上會觀測到一個負電壓的噪聲,同時也會影響到GND,并有可能引起一個振蕩。當輸出信號從高電平到低電平切換時, GND上會觀測到一個正電壓的噪聲,同時也會影響到VCC,并有可能引起一個振蕩。
綜上所述,雖然可以選擇足夠“干凈”的電源,但是由于數(shù)字電路部分工作的時候,眾多的“跳變”會導致產(chǎn)生新的波動在電源網(wǎng)絡和GND網(wǎng)絡上,導致原本“干凈”的數(shù)字電源和數(shù)字GND變“臟”。
最有效的控制數(shù)字干擾模擬的措施:單點接地
單點接地(Single-Point Grounding)是通過在一個共同點將模擬地和數(shù)字地連接起來,從而減少地回路干擾的一種方法。這種技術能夠有效抑制數(shù)字電路對模擬電路的干擾,主要原因有以下幾個方面:
1. 減少地回路噪聲
當模擬地和數(shù)字地在多個點連接時,會形成地回路,這些回路可能會引入噪聲。由于數(shù)字電路的高頻開關活動,地回路中可能會產(chǎn)生高頻噪聲,這些噪聲會耦合到模擬電路中,影響其性能。單點接地通過限制地回路的數(shù)量,減少了這些高頻噪聲的路徑,從而降低了干擾。
2. 隔離高頻干擾
數(shù)字電路通常會產(chǎn)生高頻噪聲,單點接地將數(shù)字地和模擬地分開,只有在一個共同點連接。這使得高頻噪聲主要存在于數(shù)字地平面上,不會輕易傳遞到模擬地平面,從而有效隔離了高頻干擾。
3. 控制電流路徑
通過單點接地,可以更好地控制電流路徑,確保數(shù)字電流和模擬電流在不同的地平面上流動,減少了數(shù)字電流在模擬地平面上產(chǎn)生的電壓降和噪聲。
4. 簡化地平面設計
單點接地簡化了電路板的地平面設計,使得模擬和數(shù)字部分的地平面可以獨立優(yōu)化,從而進一步減少干擾。例如,可以在數(shù)字地平面上設置更多的去耦電容,而在模擬地平面上設置更多的濾波電容。
5. 減少交叉耦合
單點接地有助于減少模擬和數(shù)字信號之間的交叉耦合。通過在物理上分離模擬和數(shù)字地平面,并在適當?shù)奈恢眠B接,可以減少高頻開關信號對模擬信號的影響。
實踐中的應用
在實際設計中,單點接地通常會在電源入口、連接器處或者系統(tǒng)的中央位置進行。這一點必須選在對模擬和數(shù)字信號影響最小的位置,通常在電源輸入附近。確保模擬和數(shù)字部分的地盡可能獨立運行,只有在需要時才通過單點連接起來。
通過這些措施,單點接地可以顯著減少數(shù)字信號對模擬信號的干擾,提高模數(shù)混合電路的整體性能和穩(wěn)定性。
電源和GND可以通過分開接的方式來解決,但是模擬信號最終是需要傳遞給ADC的,我們還需要設計一些電路隔離模擬信號和數(shù)字信號。
這個階段雖然我在學習過程中沒有具體參與電源的設計,但是對電源的干擾與控制干擾有了認知,對模數(shù)混合電路的干擾源和設計要點有了理解,同時在PCB設計過程中如何解決和優(yōu)化電源網(wǎng)絡和GND網(wǎng)絡有了概念。
以開關電源電路為例:
1、Phase平面
Phase平面,即電感與電源IC鏈接的平面,是最臟的信號(大電流、高電壓跳變、強干擾);滿足通流的情況下面積盡可能的小,減小其對外界的干擾和輻射。
2、環(huán)路補償?shù)刃⌒盘?br/>
環(huán)路補償?shù)刃‰娏餍盘?,電路的環(huán)路盡可能的小,通過減小面積,減小外部干擾的磁通量,減小受干擾的程度,保證信號的穩(wěn)定性和信噪比。
總結:強干擾信號(Phase平面)好比廁所、小信號電路(環(huán)路補償)比作廚房。
我們在PCB設計的時候,原則就是要保護好廚房,防止廁所干擾過來;電源設計如此,其他的電路設計也是如此。
我們要分清楚什么是“臟信號”,要學會如何保護微弱信號。
評論