新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 雙相位鎖定回路助力數位中頻系統擺脫時鐘抖動

雙相位鎖定回路助力數位中頻系統擺脫時鐘抖動

作者: 時間:2013-10-14 來源:網絡 收藏

本文根據光纖接入數位的時鐘使用情況,分析時鐘抖動對類比數位轉換器(ADC)和相位(PLL)性能影響的塬理,包括相位基本原理和相位雜訊優(yōu)化方式,最后提出采用完成去抖和時鐘分發(fā)的解決方案。

無線射頻遠端裝置(RRU)、數位光纖直放站等常見的數位,其設備中的時鐘訊號多從近端通過光纖傳輸過來。由于光纖傳輸的色散影響,原有時鐘參考訊號在通過光口晶片后,其抖動指標會惡化。而在遠端設備中,這個時鐘訊號將會做為整個系統的參考時鐘,包括ADC、數位類比轉換器(DAC)、調製器和相位鎖定回路等。如果這個參考時鐘訊號的抖動性能不佳,將會造成系統中上述元件的性能惡化,所以在光纖接入的數位中,時鐘抖動設計非常重要。

時鐘相位雜訊影響ADC性能

訊噪比(SNR)是數位中頻系統中的ADC受關注的指標,這個指標會影響系統的動態(tài)范圍。一般設計好的高速ADC,其SNR則固定。比如AD6649在95MHz頻寬和245.76MSPS的取樣速率條件下,SNR為73.4dBFs。這個指標的前提是ADC的參考時鐘抖動指標非常好,如果系統提供給ADC的時鐘抖動不好,則會惡化實際SNR水準(圖1)。

雙相位鎖定回路助力數位中頻系統擺脫時鐘抖動

圖1 實際SNR取決于系統工作頻率和時鐘抖動

為什么會出現上述現象?如圖2所示,采樣時鐘的抖動在輸入訊號投影誤差的大小會隨著采樣時鐘自身抖動增加而增加;同時,如果輸入訊號的速率(或頻率)增加,其瞬態(tài)斜率也會增加,那么投影誤差也會相應增加。圖2亦解釋圖1公式的原因,所以對于數位中頻系統的ADC須要提供優(yōu)異的時鐘訊號,特別是輸入中頻愈高時,愈須要考慮這個問題。

雙相位鎖定回路助力數位中頻系統擺脫時鐘抖動

圖2 采樣時鐘的抖動在輸入訊號投影誤差的大小會隨著采樣時鐘自身抖動增加而增加。(a表示ADC的采樣時鐘波形,b則表示一個輸入類比訊號的瞬態(tài)截圖。c表示採樣的誤差范圍。)

到底需要多小的抖動才能夠滿足系統的ADC需求?不同輸入頻率,在不同抖動水準下,可以達到不同的最大SNR水準。舉例來說,當輸入頻率為200MHz,系統時鐘抖動為200fs水準時,可以達到72dB的SNR水準。

為方便工程師衡量系統受抖動影響SNR的水準,已有業(yè)者提供線上ADC性能模擬軟件。工程師透過該軟件可以選擇ADC型號后,輸入時鐘的抖動水準,以得出SNR實際水準和雜散無雜訊動態(tài)范圍(SFDR)水準。

時鐘對相位鎖定回路影響分析

在數位中頻系統中,參考時鐘還會提供給相位鎖定回路做為輸入參考頻率。相位鎖定回路的相位雜訊好壞會影響到接收鏈路的誤差向量幅度(EVM),這是因為輸入參考頻率的近端相位雜訊進入相位鎖定迴路后,并不會被相位鎖定迴路的低通濾波器抑制,而會影響到相位鎖定回路輸出的近端相位雜訊水準,故近端相位雜訊系統是接收機EVM指標的主要影響因素。比較兩個不同參考相位雜訊對于同一個相位鎖定迴路晶片的近端相位雜訊影響,由于相位鎖定回路的參考時鐘近端相位雜訊不同,可以發(fā)現1kHz頻率處,相位雜訊分別為-96dBc/Hz和-89dBc/Hz。

根據相位鎖定回路輸出的相位雜訊(抖動)水準和輸出頻率,可以計算其對系統EVM的影響水準(圖3)。因此可以得出結論--參考時鐘相位雜訊影響相位鎖定回路近端相位雜訊、相位鎖定回路近端相位雜訊影響系統接收機EVM指標。

雙相位鎖定回路助力數位中頻系統擺脫時鐘抖動


上一頁 1 2 下一頁

關鍵詞: 雙相位 鎖定回路 中頻系統

評論


相關推薦

技術專區(qū)

關閉