新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 石英晶體振蕩線路誤差來源及其回路分析

石英晶體振蕩線路誤差來源及其回路分析

作者: 時間:2012-09-29 來源:網絡 收藏

的目的:

  一個晶體振蕩電路必然會存在一定范圍的誤差,問題是如何了解這個誤差范圍,并將誤差值控制在最小的范圍以內。

  振蕩電路主要有三種

  第一種:單元本身就存在有不同的精度(也就是容許誤差)。

  第二種:的溫度特性,也就是頻率隨溫度變化會出現(xiàn)偏差的現(xiàn)象。

  石英晶體振蕩線路誤差來源及其回路分析(電子工程專輯)

  圖1:頻率—溫度特性曲線

  第三種:來自振蕩電路上的外圍元器件配置,這些組件包括石英晶體、半導體IC、外圍電阻/電容,以及PCB走線。

  進行振蕩電路的目的,就是為了檢視石英晶體在整個振蕩電路中是否得到理想的匹配。透過,研發(fā)人員可以在電路設計階段就了解石英晶體振蕩電路的匹配狀況,避免在量產后才發(fā)生問題,因為再更改設計很不容易。

  回路分析要點

  振蕩電路回路分析包含三個基本的面向,介紹如下:

  1.頻率容許誤差(Frequency Tolerance)的量測:

  頻偏誤差的計算公式如下:

  頻偏誤差=(量測頻率值–中心頻率值)/中心頻率值x 1,000,000(得出的單位為ppm)。

  2. 驅動功率(D.L.,Driver Level):

  計算公式為: P (uW)= I^2 x Re

  3. 負性阻抗(也稱為起振余量):-R

負性阻抗代表的起振余量狀況,也就是這個電路的健康度,即石英晶體在驅動下容不容易被起振。負性阻抗的判斷基本值是石英晶體最大ESR值的3~5倍。


上一頁 1 2 下一頁

關鍵詞: 石英晶體 振蕩線路 誤差來源 回路分析

評論


相關推薦

技術專區(qū)

關閉