新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 適用于HDTV應(yīng)用的8位DAC

適用于HDTV應(yīng)用的8位DAC

作者: 時(shí)間:2012-09-26 來源:網(wǎng)絡(luò) 收藏
NSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">



根據(jù)圖6所示梯度誤差與對(duì)稱誤差的對(duì)比,在單位電流源矩陣中采用層次式對(duì)稱開關(guān)序列的布局,很好地減少了誤差。



3.2 減少毛刺的電路

在基本的電流源單元,輸出信號(hào)將是比較穩(wěn)定的。在這個(gè)設(shè)計(jì)中電流源由開關(guān)電路輸出信號(hào)控制,但輸出信號(hào)不是足夠的準(zhǔn)確。因此,為了補(bǔ)償這個(gè)缺點(diǎn),同時(shí)改進(jìn)電路的SNR,需要使用減少毛刺電路,如圖7所示。



4 實(shí)驗(yàn)結(jié)果

該文設(shè)計(jì)的DAC基于O.25 μm CMOS技術(shù),8位高速DAC適用于高清晰視頻使用,并且使用TG晶體管和電路級(jí)數(shù)的數(shù)量可以明顯減少,同時(shí)使用TG結(jié)構(gòu)也可使電路延遲時(shí)間有效地減少,且毛刺也被大大減少。結(jié)果顯示:這個(gè)設(shè)計(jì)可以達(dá)到1.5 GHz采樣率和21 mW低功耗。

具體參數(shù)指標(biāo)如表2所示。



5 結(jié) 語(yǔ)

本文提出基于新型傳輸門(TG)結(jié)構(gòu)組成的電流源單元矩陣、譯碼邏輯電路和一種適用于高清晰視頻使用的高速8位CMOS電流舵數(shù)/模轉(zhuǎn)換器(CS- DAC)。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: HDTV 8位DAC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉