新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > EMCCD圖像傳感器CCD97時序驅動電路的設計

EMCCD圖像傳感器CCD97時序驅動電路的設計

作者: 時間:2012-09-12 來源:網(wǎng)絡 收藏
kit-text-stroke-width: 0px">  表2 驅動端等效電容及電阻

  

EMCCD圖像傳感器CCD97時序驅動電路的設計

  電路的時間常數(shù):

  

電路的時間常數(shù)

  又因為上升時間與時間常數(shù)的關系為:

  

上升時間與時間常數(shù)的關系

  為了滿足最佳上升時間( 200 ns) 的要求, 必須在EL7457 驅動輸出端串上一個小電阻, 原理如圖6 所示。

  圖6 中, FPGA _ CLKI1, FPGA _ CLKI2, FPGA _CLKI3, FPGA _ CLKI4 為FPGA 產生的T T L 時序。

  ARM_IOE 為ARM 核產生的門控信號, 用來控制驅動脈沖I Φ1, 2, 3, 4 的開關。由于理論與實際計算的誤差, 輸出串接電阻R9 , R10 , R 13 , R14 將通過硬件調試過程確定, 以產生驅動CC97 工作的最佳波形。同理, FPGA_ CLKS1, FPGA _ CLKS2, FPGA _ CLKS3, FPGA _CLKS4 為FPGA 產生的TT L 時序。A RM _SOE 為ARM 產生的門控信號, 輸出串接電阻待定。

  

EMCCD圖像傳感器CCD97時序驅動電路的設計

  圖6 IΦ 1, 2, 3, 4; SΦ 1, 2, 3, 4 驅動產生

  在RΦ1, 2, 3 產生電路中, 因為其電壓擺幅要求為0~ 12 V, 故給它加以12 V 的電源( 見圖7) 。

  



關鍵詞: EMCCD 圖像傳感器 CCD97 驅動電路

評論


相關推薦

技術專區(qū)

關閉