新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 有源混頻器ADRF6604

有源混頻器ADRF6604

作者: 時間:2011-11-04 來源:網(wǎng)絡 收藏

是一款高動態(tài)范圍有源,集成小數(shù)N分頻鎖相環(huán)(PLL)和壓控振蕩器(VCO),用于內部LO的產(chǎn)生。

與 ADRF6601、ADRF6602和ADRF6603一起構成集成PLL/系列。涵蓋2500 MHz至2900 MHz的頻率范圍。

PLL基準輸入支持12 MHz至160 MHz范圍內的輸入頻率。PFD輸出控制一個電荷泵,其輸出驅動一個片外環(huán)路濾波器。

然后,環(huán)路濾波器輸出施加于一個集成式VCO。VCO輸出(2 × fLO)施加于一個LO分頻器和一個可編程PLL分頻器。可編程PLL分頻器由一個Σ-Δ調制器(SDM)控制。SDM的模數(shù)可以在1至2047范圍內編程。

有源混頻器可將單端50 Ω RF輸入轉換為200 Ω差分IF輸出。IF輸出的工作頻率最高可達500 MHz。

ADRF6604采用先進的硅-鍺BiCMOS工藝制造,提供40引腳、裸露焊盤、無鉛、6 mm × 6 mm LFCSP封裝,額定溫度范圍為?40°C至+85°C。

有源混頻器芯片ADRF6604功能框圖

應用

  • 蜂窩基站

特性

  • 集成小數(shù)N分頻PLL的接收混頻器
  • RF輸入頻率范圍:1200 MHz至3600 MHz
  • 內部LO頻率范圍:2500 MHz至2900 MHz
  • 輸入P1dB:14.6 dBm
  • 輸入IP3:27.5 dBm
  • 通過外部引腳優(yōu)化IP3
  • SSB 噪聲系數(shù)
    IP3SET 引腳開路: 14.2 dB
    IP3SET 引腳3.3 V: 15.4 dB
  • 電壓轉換增益:6.3 dB
  • 200 Ω IF輸出匹配阻抗
  • IF 3 dB帶寬:500 MHz
  • 可通過三線式SPI接口進行編程
  • 40引腳6 mm × 6 mm LFCSP封裝
  • 分頻器相關文章:分頻器原理
    混頻器相關文章:混頻器原理


    關鍵詞: 混頻器 ADRF6604

    評論


    相關推薦

    技術專區(qū)

    關閉