新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速模數(shù)轉(zhuǎn)換器動(dòng)態(tài)參數(shù)的定義和測(cè)試

高速模數(shù)轉(zhuǎn)換器動(dòng)態(tài)參數(shù)的定義和測(cè)試

——
作者: 時(shí)間:2007-01-26 來(lái)源:《電子查詢網(wǎng)》 收藏
一、動(dòng)態(tài)參數(shù)

高速模數(shù)轉(zhuǎn)換器(adc)的參數(shù)定義和描述如表1所示。

 表一、動(dòng)態(tài)參數(shù)定義: 

二、測(cè)試方案中的線路板布局和硬件需求

為合理測(cè)試高速adc的動(dòng)態(tài)參數(shù),最好選用制造商預(yù)先裝配好的電路板,或是參考數(shù)據(jù)手冊(cè)中推薦的線路板布局布板,高速數(shù)據(jù)轉(zhuǎn)換器的布板需要高速電路的設(shè)計(jì)技巧,通常應(yīng)遵守以下基本規(guī)則:

所有的旁路電容盡可能靠近器件安裝,最好和adc在同一層面,采用表面貼裝元件使引線最短,減小寄生電感和電容。

模擬電源、數(shù)字電源、基準(zhǔn)電源和輸入公共端采用兩個(gè)0.1mf的陶瓷電容和一個(gè)2.2m(f雙極性電容并聯(lián)對(duì)地旁路。

采用具有獨(dú)立的地平面和電源平面的多層電路板,保證信號(hào)的完整性。


采用獨(dú)立的接地平面時(shí)應(yīng)考慮adc模擬地和數(shù)字地的物理位置。兩個(gè)地平面之間的阻抗要盡可能低,二者間的交流和直流電壓差低于0.3v以避免器件的損壞和死鎖。模擬地與數(shù)字地應(yīng)單點(diǎn)連接,可以用低阻值表貼電阻(1ω~5ω)、鐵氧體磁珠連接或直接短路,避免充滿噪聲的數(shù)字地電流對(duì)模擬地的干擾。

如果模擬地與數(shù)字地充分隔離時(shí),也可以將所有的接地引腳置于同一平面。

高速數(shù)字信號(hào)線應(yīng)遠(yuǎn)離敏感的模擬信號(hào)線。

所有的信號(hào)線應(yīng)盡可能短,而且無(wú)90(拐角。

時(shí)鐘輸入要作為模擬輸入信號(hào)來(lái)處理,遠(yuǎn)離任何模擬輸入和數(shù)字信號(hào)。

選擇恰當(dāng)?shù)臏y(cè)試方案和正確的測(cè)試設(shè)備是獲得數(shù)據(jù)轉(zhuǎn)換器最佳參數(shù)的重要環(huán)節(jié)。以下提出的硬件選擇方案對(duì)高速adc max1448的測(cè)試是必需的,也是行之有效的。

直流電源 (hewlett packard e3620a, 雙電源 0-25v, 0-1a):

為模擬和數(shù)字電路提供獨(dú)立的供電電源。每個(gè)電源必須能夠提供100ma 的驅(qū)動(dòng)電流。

時(shí)鐘信號(hào)函數(shù)發(fā)生器 (hewlett-packard hp8662a):

被測(cè)器件的時(shí)鐘輸入端接受兼容于cmos電平的時(shí)鐘信號(hào)。由于max1448內(nèi)部采用十級(jí)流水線結(jié)構(gòu)、級(jí)間轉(zhuǎn)換依賴于外部時(shí)鐘上升沿和下降沿的可重復(fù)性,所以需用一個(gè)低抖動(dòng)、快速上升/下降的外部時(shí)鐘信號(hào)。尤其是本轉(zhuǎn)換器的采樣出現(xiàn)在時(shí)鐘信號(hào)的下降沿,應(yīng)確保下降沿的抖動(dòng)最小。孔徑抖動(dòng)限制了adc的snr性能:

snrdb = 20



關(guān)鍵詞:

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉