新聞中心

EEPW首頁(yè) > 物聯(lián)網(wǎng)與傳感器 > 設(shè)計(jì)應(yīng)用 > 基于AD9858的線性調(diào)頻源設(shè)計(jì)

基于AD9858的線性調(diào)頻源設(shè)計(jì)

——
作者:張永強(qiáng) 時(shí)間:2007-01-26 來(lái)源:《電子查詢網(wǎng)》 收藏

1 引言

本文引用地址:http://butianyuan.cn/article/21379.htm

隨著雷達(dá)技術(shù)的發(fā)展,線性調(diào)頻信號(hào)已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)領(lǐng)域。過(guò)去獲得線性調(diào)頻信號(hào)主要借助模擬方法,其中包括vco方法和聲表面波方法。這兩種脈沖電壓信號(hào)的產(chǎn)生方法因其一些固有的缺陷(如對(duì)環(huán)境溫度比較敏感、信號(hào)波形比較單一、信號(hào)產(chǎn)生的重復(fù)性差、線性度及信號(hào)間的相關(guān)性不理想等)而制約了雷達(dá)整機(jī)性能的提高。目前,vco方法和聲表面波方法已漸漸被數(shù)字方法所取代。直接數(shù)字頻率合成方法具有傳統(tǒng)方法所不具備的許多突出優(yōu)點(diǎn),如頻率分辨率和切換速度高,頻率切換時(shí)相位可保持連續(xù),超寬的頻率范圍,能實(shí)現(xiàn)各種調(diào)制波和任意波形的產(chǎn)生以及易于實(shí)現(xiàn)全數(shù)字化設(shè)計(jì)等。然而,其全數(shù)字化的工作原理也給它帶來(lái)了兩個(gè)缺點(diǎn),一是輸出雜散較大,二是輸出帶寬將受到限制。但是,這一缺陷隨著新工藝和新算法的出現(xiàn)正在逐漸得到改善。

ad9858是ad公司于2003年推出的一款高性能dds芯片,其工作頻率高達(dá)1ghz,雜散性能指標(biāo)更高于以前的產(chǎn)品。ad9858憑借優(yōu)良的性能可廣泛應(yīng)用于甚高頻/超高頻本振合成器、雷達(dá)、蜂窩基站跳頻合成器等許多領(lǐng)域。

2?。幔洌梗福担傅闹饕攸c(diǎn)

ad9858的工作頻率最高可達(dá)1ghz,由于該芯片在時(shí)鐘輸入端提供有二分頻器,因而其外部時(shí)鐘最高可達(dá)2ghz。ad9858內(nèi)部集成有10位數(shù)模轉(zhuǎn)換器,其頻率分辨率(即頻率累加器位數(shù))為32位,可輸出高達(dá)400mhz的信號(hào)。而其內(nèi)部集成的可編程快鎖充電泵(charge pump)和鑒頻器(phase frequency detector)使其非常適合于高速dds和鎖相環(huán)結(jié)合應(yīng)用的場(chǎng)合;同時(shí),它還提供有模擬混頻器,可適用dds、pll和混頻器相結(jié)合的應(yīng)用場(chǎng)合。此外,ad9858的雜散抑制性能和諧波抑制性能也非常突出,當(dāng)輸出40mhz信號(hào)時(shí),±1mhz帶寬內(nèi)的數(shù)模轉(zhuǎn)換sfdr?yàn)椋福罚洌猓悖敵觯保福埃恚瑁盘?hào)時(shí),±1mhz帶寬內(nèi)的數(shù)模轉(zhuǎn)換sfdr?yàn)椋福矗洌猓恪? ad9858作為一個(gè)可編程dds器件,其配置相對(duì)比較簡(jiǎn)單,頻率調(diào)節(jié)字和控制字可以以并行方式或串行方式寫入。將數(shù)據(jù)寫入控制與工作有關(guān)的寄存器中就可以配置ad9858了。當(dāng)ad9858工作于點(diǎn)頻模式時(shí),有四個(gè)用戶定義的頻率可以通過(guò)一對(duì)外部引腳來(lái)選擇,這四個(gè)頻率允許用戶寫入四個(gè)不同的頻率調(diào)節(jié)字和相位偏移字,從而獲得不同的頻率和相位偏移。ad9858還可以配置為掃頻模式。為了節(jié)省功耗,可以通過(guò)編程使其進(jìn)入全休眠狀態(tài)。

3?。幔洌梗福担傅呐渲?/p>

3.1 掃頻工作模式的配置

ad9858有兩種工作模式,單一點(diǎn)頻模式和掃頻模式。單一點(diǎn)頻模式的配置比較簡(jiǎn)單,只需將控制寄存器(cfr)(注:與掃頻模式的配置類似,不同點(diǎn)在于將掃頻使能位置0)和頻率調(diào)節(jié)字(ftw)配置完畢,即可打開(kāi)該功能。下面介紹掃頻工作模式的配置方法。掃頻模式需要配置的寄存器有控制寄存器(cfr)、頻率調(diào)節(jié)字(ftw)、步進(jìn)頻率調(diào)節(jié)字(dftw)、步進(jìn)頻率斜率控制字(dfrrw)和相位偏移字(pow),其中,控制寄存器有4個(gè)字節(jié),地址分別為0x00、0x01、0x02和0x03。由于該設(shè)計(jì)未用到pll功能,故與pll有關(guān)的控制字均置為無(wú)效。0x01的bit7為掃頻使能位,將其置1可打開(kāi)掃頻功能。 對(duì)于線性調(diào)頻工作狀態(tài)的實(shí)現(xiàn),還有幾點(diǎn)需要說(shuō)明。由于線性調(diào)頻信號(hào)是有時(shí)寬限制的,因此,ad9858具有輸出線性調(diào)頻信號(hào)的功能,但是不具有定時(shí)的功能,所以需要外部定時(shí)器來(lái)實(shí)現(xiàn)對(duì)時(shí)寬的控制。ad9858的線性調(diào)頻工作原理是:先指定頻率起始點(diǎn)和步進(jìn)頻率,并使頻率以系統(tǒng)時(shí)鐘的1/8或其整數(shù)倍進(jìn)行累加,但是在沒(méi)有指定上限的情況下,會(huì)一直掃到1/2參考時(shí)鐘頻率處(即奈奎斯特頻率),故需做好對(duì)上限頻率的控制。利用定時(shí)器可以實(shí)現(xiàn)對(duì)上限頻率的精確控制。 3.2 頻率調(diào)節(jié)字的計(jì)算

設(shè)輸出頻率為f0,相位累加器的位數(shù)為n,參考時(shí)鐘為fsysclk,則頻率調(diào)節(jié)字為2:

ftw=f0×2n/fsysclk

3.3 步進(jìn)頻率調(diào)節(jié)字的計(jì)算

設(shè)ff為終止頻率,fs為起始頻率,dfrrw為步進(jìn)頻率斜率調(diào)節(jié)字,t為線性調(diào)頻信號(hào)時(shí)寬,則步進(jìn)頻率控制字為3

dftw=(|ff-fs|/fsysclk2)drrrw/t×232

4 硬件結(jié)構(gòu)

本設(shè)計(jì)利用ad9858上集成的鎖相環(huán)來(lái)將60mhz的時(shí)鐘信號(hào)倍頻到960mhz,以便使其作為dds的工作參考時(shí)鐘,配置芯片選用xilinx公司生產(chǎn)的cpld芯片xc95144xl來(lái)完成。其電路的硬件結(jié)構(gòu)如圖。

使用xc95144xl時(shí),可按照ad9858數(shù)據(jù)手冊(cè)上提供的時(shí)序來(lái)對(duì)圖中所示的端口進(jìn)行操作,以便完成對(duì)ad9858的配置。用60mhz時(shí)鐘輸入到pfd端口可作為鑒頻器的輸入,vco的輸出經(jīng)功分器后,一路經(jīng)16分頻后從div端口輸入作為鑒頻器的輸入,另一路直接從端口refclk輸入以作為dds的參考時(shí)鐘。端口cp的輸出經(jīng)環(huán)路濾波后可作為vco的調(diào)諧電壓。而線性調(diào)頻信號(hào)則從端口iout輸出,并經(jīng)帶通濾波器和放大器后,作為最終所需要的輸出。

5 控制流程

該設(shè)計(jì)的配置芯片選用的是xilinx公司的xc95144xl,控制程序采用vhdl語(yǔ)言編寫。設(shè)計(jì)輸出的線性調(diào)頻信號(hào)的起始頻率為48mhz,終止頻率為72mhz,時(shí)寬為20μs,其控制流程如圖2所示。在系統(tǒng)接到上電復(fù)位信號(hào)后,可依次向cfr、ftw、dftw、dfrrw寫控制字,然后等待脈沖展寬信號(hào)的到來(lái)。脈沖展寬信號(hào)為外部激勵(lì)信號(hào),上升沿有效。當(dāng)檢測(cè)到一個(gè)上升沿之后,系統(tǒng)將發(fā)出一個(gè)update信號(hào)(update信號(hào)的作用是將寫入寄存器的數(shù)據(jù)導(dǎo)入dds內(nèi)核,同時(shí)使dds按照新的配置開(kāi)始工作),同時(shí)計(jì)數(shù)器開(kāi)始計(jì)數(shù)并輸出寬度為20μs的線性調(diào)頻信號(hào),同時(shí)對(duì)地址為0x02的寄存器進(jìn)行操作,以將bit3置為高電平,并使相位累加器的清零位有效。計(jì)數(shù)器計(jì)滿后會(huì)發(fā)出一個(gè)update信號(hào),由于此時(shí)相位累加器清零位有效,此時(shí)相位累加器被清零,與此同時(shí)停止輸出線性調(diào)頻信號(hào),然后繼續(xù)對(duì)地址為0x02的寄存器進(jìn)行操作,同時(shí)也將bit3置為低電平,并使相位累加器清零位無(wú)效,此時(shí)如果接收到update信號(hào),則線性調(diào)頻信號(hào)重新輸出。至此,系統(tǒng)將進(jìn)入等待狀態(tài)以等待脈沖展寬信號(hào)的到來(lái),這樣依次往復(fù),即可實(shí)現(xiàn)脈沖線性調(diào)頻信號(hào)的輸出。

6 結(jié)束語(yǔ)

隨著數(shù)字電子技術(shù)的發(fā)展,直接數(shù)字頻率合成得到了日益廣泛的應(yīng)用,dds技術(shù)也日臻完善。傳統(tǒng)線性調(diào)頻信號(hào)的產(chǎn)生方法(vco方法和聲表面波方法)由于線性度差、頻率穩(wěn)定度低而逐漸被淘汰。本文介紹了一種采用dds方式直接產(chǎn)生線性調(diào)頻信號(hào)的全數(shù)字設(shè)計(jì)方法。該方案一方面采用了當(dāng)今技術(shù)最為領(lǐng)先的dds芯片ad9858,另一方面也根據(jù)嚴(yán)格的高速電路設(shè)計(jì)理論進(jìn)行了整體規(guī)劃和布線。經(jīng)過(guò)測(cè)試,該方案的各項(xiàng)性能指標(biāo)均較高,從而證實(shí)了其可行性和前瞻性,同時(shí)也表明ad9858在相位噪聲、雜散抑制度、諧波抑制度等方面確有很好的表現(xiàn)。


分頻器相關(guān)文章:分頻器原理
功分器相關(guān)文章:功分器原理


關(guān)鍵詞:

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉