分析基于單片機的數(shù)字通信系統(tǒng)位同步提取
位同步提取數(shù)字鎖相環(huán)由CPU2實現(xiàn),其P1.4輸入的控制信號MSKC來自CPU1,由工作方式?jīng)Q定:在FSK/MSK工作方式時,MSKC=1;在GMSK/GFSK工作方式時,MSKC=0.
對接收的隨機數(shù)字信號,可近似認為兩相鄰碼元中出現(xiàn)00、01、10、11的概率相等,其中有數(shù)據(jù)跳變的占一半。而對無DLF的數(shù)字鎖相環(huán)而言,每發(fā)生數(shù)據(jù)跳變可調(diào)整相位一次,因此平均每2Tb s可調(diào)整相位一次,故同步建立時間為:
有DLF的數(shù)字鎖相環(huán),調(diào)整相位的速率要比無DLF的低,故同步帶比式(5)小。
由式(1)、式(2)、式(5)可知,3個性能指標都取決于DCO周期調(diào)整步距δ:δ愈大,同步帶愈大,同步建立時間愈短,但相位誤差卻增大了。所以δ應折中選取,在保證鎖相環(huán)路能鎖定(同步)的前提下,δ盡可能取小些,以減小相位誤差。
本設(shè)計采用單片機芯片實現(xiàn)數(shù)字電路相關(guān)器件,簡化了相關(guān)器件復雜的邏輯電路設(shè)計,降低了系統(tǒng)的功耗和成本,提高了系統(tǒng)的可靠性。實現(xiàn)位同步的方法很多,本文討論的是采用數(shù)字鎖相環(huán)技術(shù)來提取位同步信號。在位同步提取中,如何縮小同步建立時間、降低位誤差及增大同步保持時間是好的位同步設(shè)計的努力方向。
評論