新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于ARM的嵌入式RIFD讀寫器設(shè)計(jì)

基于ARM的嵌入式RIFD讀寫器設(shè)計(jì)

作者: 時(shí)間:2012-11-26 來源:網(wǎng)絡(luò) 收藏

  引言

  RFID 利用了電磁波空間耦合、傳播進(jìn)行通信,以達(dá)到自動(dòng)識(shí)別被標(biāo)識(shí)對(duì)象,獲取對(duì)象信息的目的。同其他一些識(shí)別技術(shù)相比,射頻識(shí)別技術(shù)具有高效快捷、非接觸、無污染、識(shí)別率高等突出優(yōu)點(diǎn)。識(shí)別過程無需人工干預(yù),可在惡劣環(huán)境下工作,能夠應(yīng)用到很多行業(yè)。

  1.RIFD 讀寫器的硬件總體設(shè)計(jì)


  圖 1 讀寫器的硬件總體設(shè)計(jì)

  RFID 系統(tǒng)主要由射頻卡、讀寫器以及計(jì)算機(jī)系統(tǒng)組成。系統(tǒng)的工作原理如下:讀寫器通過天線發(fā)送出 13.56MHz 的射頻信號(hào),當(dāng)射頻卡進(jìn)入讀寫器工作場時(shí),天線產(chǎn)生感應(yīng)電流,從而射頻卡獲得能量被激活并向讀寫器發(fā)送出自身編碼等信息,讀寫器接收到來自射頻卡的載波信號(hào),對(duì)接收的信號(hào)進(jìn)行解調(diào)和解碼后發(fā)送至 PC 機(jī)進(jìn)行處理,PC 機(jī)根據(jù)邏輯運(yùn)算判斷該射頻卡的合法性,針對(duì)不同的設(shè)定做出相應(yīng)的處理和控制,發(fā)出指令信號(hào),射頻卡的數(shù)據(jù)解調(diào)部分從接收到的射頻脈沖中解調(diào)出數(shù)據(jù)并送到控制邏輯,控制邏輯接受指令完成存儲(chǔ)、發(fā)送數(shù)據(jù)或其他操作。

  2. 硬件選型

  在整個(gè)系統(tǒng)中,RFID 收發(fā)模塊的功能是當(dāng)接收到來自射頻卡的載波信號(hào)時(shí),對(duì)該信號(hào)進(jìn)行解調(diào)和解碼,并且將信息進(jìn)行編碼和調(diào)制后發(fā)送到射頻卡中,要實(shí)現(xiàn)上述功能就需要一款內(nèi)部封裝有發(fā)送調(diào)制器和接收調(diào)制器的射頻芯片,選用了射頻芯片 S6700。S6700 芯片的時(shí)序是通過控制產(chǎn)生的,因此選用了單片機(jī)P89C58,利用它的 I/O 口進(jìn)行控制。因?yàn)橄到y(tǒng)中使用的射頻卡是疏耦合 IC卡,所以它與 S6700 芯片之間的協(xié)議標(biāo)準(zhǔn)采用了 ISO 15693,C 語言進(jìn)行編程。

  3.RFID 收發(fā)模塊硬件電路設(shè)計(jì)

  RFID 收發(fā)模塊的主芯片是 TI 公司的射頻芯片 S6700,該芯片的通信接口主要使用三條線:SCLOCK、DIN 和 DOUT。除了通信線外,還有一條 M_ERR 線,用來表征通信是否正常;應(yīng)用電路如圖2 所示:


  圖 2 RFID 收發(fā)模塊硬件電路

  S6700 的 SCLOCK、DIN、DOUT 分別由 P89C58 的 P1.3、P1.5 和 P1.6 進(jìn)行控制,由于單片機(jī) P89C52 應(yīng)用比較廣泛。R2 為調(diào)制深度選擇電阻,當(dāng) R2 為 12 歐姆時(shí),調(diào)制深度為 10%;當(dāng) R2 為 18 歐姆時(shí),調(diào)制深度為 20%。SCLOCK 為雙向時(shí)鐘線,分別由單片機(jī) P89C58 和 S6700芯片在不同的情況下進(jìn)行控制:發(fā)送數(shù)據(jù)時(shí)由 P89C58 控制,接收數(shù)據(jù)時(shí)由 S6700 控制。在收發(fā)數(shù)據(jù)時(shí),每個(gè)數(shù)據(jù)位在 SCLOCK 的上升沿被鎖存,當(dāng) SCLOCK 為高時(shí),數(shù)據(jù)位必須固定且保持不變,只有當(dāng) SCLOCK 為低時(shí),傳送的數(shù)據(jù)才能被改變;DIN 為數(shù)據(jù)輸入線,S6700 芯片通過該線接收來自 P89C58 的命令和數(shù)據(jù);DOUT 為數(shù)據(jù)輸出線,S6700 芯片通過該線將回應(yīng)數(shù)據(jù)發(fā)送給P89C58,同時(shí)該線還可用于監(jiān)測S6700 芯片內(nèi)部數(shù)據(jù)緩沖區(qū)的情況。M_ERR 線用來表征在同時(shí)讀多張卡時(shí)數(shù)據(jù)的沖突情況。該線由于內(nèi)部下拉,平時(shí)為低電平,一旦發(fā)生多卡沖突,此線會(huì)升為高電平。在每一次通信過程中,遠(yuǎn)端控制器必須通過發(fā)送命令來實(shí)現(xiàn)任務(wù),典型命令格式為:起始位 S1、

  8 位命令字、傳輸數(shù)據(jù)和結(jié)束位ES1。

  4.嵌入式控制模塊硬件電路設(shè)計(jì)

   微處理器是低功耗的,采用了應(yīng)用于實(shí)時(shí)環(huán)境的 7TDMI 32 位核,所以選為控制模塊的主芯片,負(fù)責(zé)完成 PC 機(jī)和 RFID 讀寫器之間數(shù)據(jù)的傳送和控制。

  4.1 晶振電路

  晶振電路用于向 CPU 及其他電路提供工作時(shí)鐘。 芯片通過管腳OM[3:2]確定選擇何種時(shí)鐘源,在本系統(tǒng)中,將兩個(gè)管腳下拉,選擇晶體時(shí)鐘模式,選用該模式時(shí),外部采用 10MHz的晶振,可以利用公式設(shè)計(jì)出各種所需的輸出頻率,也就是說時(shí)鐘頻率可以通過軟件進(jìn)行設(shè)定,公式如下:

  Fpllo=( m×Fin ) / ( p×2s)

  其中設(shè)置 m=0x48,p=0x03,s=0x02,這樣就可以得到 40MHz 的輸出頻率,滿足系統(tǒng)的要求。

  4.2 電源電路

  在該系統(tǒng)中,需要使用 2.5V 和 3.3V 的直流穩(wěn)壓電源,其中 的內(nèi)核需 2.5V 電源,S3C44B0X 的 I/O 口和其它部分電路需要 3.3V 電源。為簡化系統(tǒng)電源電路的設(shè)計(jì),要求整個(gè)系統(tǒng)的輸入電壓為高質(zhì)量的 5V 的直流穩(wěn)壓電源,這樣就需要用 DC-DC 轉(zhuǎn)換器來完成 5V~2.5V 、5V~3.3V 的轉(zhuǎn)換,在該系統(tǒng)電路中選用了 BayLinear 公司的 B1117 電壓轉(zhuǎn)換芯片系列:B1117-2.5和B1117-3.3,器件輸出電流為 1.0A。系統(tǒng)電源電路如圖4 所示。


上一頁 1 2 下一頁

關(guān)鍵詞: ARM RIFD讀寫器 S3C44B0X

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉