新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于單片機(jī)與PCI接口設(shè)計(jì)解決方案

基于單片機(jī)與PCI接口設(shè)計(jì)解決方案

作者: 時(shí)間:2011-11-05 來源:網(wǎng)絡(luò) 收藏

8位在嵌入式系統(tǒng)中應(yīng)用廣泛,然而讓它直接與PCI總線設(shè)備打交道卻有其固有缺陷。8位只有16位地址線,8位數(shù)據(jù)端口,而PCI總線2.0規(guī)范中,除了有32位地址數(shù)據(jù)復(fù)用AD[3~0]外,還有FRAME、IRDY、TRDY等重要的信號線。讓有限的I/O端口來直接控制如此眾多的信號線是不可能的。一種可行的方案就是利用CPLD作為溝通單片機(jī)與PCI設(shè)備間的橋梁,充分利用CPLD中I/O資源豐富、用戶可自定制邏輯的優(yōu)勢,來幫助單片機(jī)完成與PCI設(shè)備間的通信任務(wù)。

1 設(shè)計(jì)原理

1.1 PCI總線協(xié)議簡介

這里只討論P(yáng)CI總線2.0協(xié)議,其它協(xié)議僅僅是在2.0的基礎(chǔ)上作了一些擴(kuò)展,僅就單片機(jī)與PCI設(shè)備間的通信來說,意義不大。PCI總線是高性能局部總線,工作頻率0~33MHz,可同時(shí)支持多組外圍設(shè)備。在這里,我們只關(guān)心單片機(jī)與一個(gè)PCI設(shè)備間通信的情況,而且是以單片機(jī)與CPLD一方作為主控方,另一方作為PCI從設(shè)備。這樣做的目的是為了簡化問題,降低系統(tǒng)造價(jià)。

PCI總線上信號線雖然多,但并不是每個(gè)信號都要用到。實(shí)際上PCI設(shè)備也并不會支持所有的信號線,比如錯(cuò)誤報(bào)告信號PERR與SERR在網(wǎng)卡中就不支持。我們可以針對具體的應(yīng)用選擇支持其中部分信號線,還有一些信號線可以直接連電源或接地。下面簡單介紹一下常用信號線的功能。

AD[31~0]:地址數(shù)據(jù)多路復(fù)用信號。在FRAME有效的第一個(gè)周期為地址,在IRDY與TRDY同時(shí)有效的時(shí)候?yàn)閿?shù)據(jù)。

C/BE[3~0]:總線命令與字節(jié)使能控制信號。在地址中傳輸?shù)氖强偩€命令;在數(shù)據(jù)期內(nèi)是字節(jié)使能控制信號,表示AD[31~0]中哪些字節(jié)是有效數(shù)據(jù)。以下是總線命令編碼的說明:

C/BE[30]# 命令類型說明C/BE[30]# 命令類型說明

0 0 0 0 中斷應(yīng)答 1 0 0 0 保留

0 0 0 1 特殊周期 1 0 0 1 保留

0 0 1 0 I/O讀 1 0 1 0 配置讀

0 0 1 1 I/O寫 1 0 1 1 配置寫

0 1 0 0 保留 1 1 0 0 存儲器多行讀

0 1 0 1 保留 1 1 0 1 雙地址周期

0 1 1 0 存儲器讀 1 1 1 0 存儲器一行讀

0 1 1 1 存儲器寫 1 1 1 1 存儲器寫并無效

PCI總線上所有的數(shù)據(jù)傳輸基本上都由以下三條信號線控制。
FRAME:幀周期信號。由主設(shè)備驅(qū)動(dòng),表示一次訪問的開始和持續(xù)時(shí)間,F(xiàn)RAME有效時(shí)(0為有效,下同),表示數(shù)據(jù)傳輸進(jìn)行中,失效后,為數(shù)據(jù)傳輸最后一個(gè)周期。

IRD:主設(shè)備準(zhǔn)備好信號。由主設(shè)備驅(qū)動(dòng),表示主設(shè)備已經(jīng)準(zhǔn)備好進(jìn)行數(shù)據(jù)傳輸。

TRDY:從設(shè)備準(zhǔn)備好信號。由從設(shè)備驅(qū)動(dòng),表示從設(shè)備已經(jīng)準(zhǔn)備好進(jìn)行數(shù)據(jù)傳輸。當(dāng)IRDY與TRDY同時(shí)有效時(shí),數(shù)據(jù)傳輸才會真正發(fā)生。

另外,還有IDSEL信號用來在配置空間讀寫期間作為片選信號。對于只有一個(gè)PCI從設(shè)備的情況,它總可以接高電平。IDSEL信號由從設(shè)備驅(qū)動(dòng),表示該設(shè)備已成為當(dāng)前訪問的從設(shè)備,可以不理會。

在PCI總線上進(jìn)行讀寫操作時(shí),PCI總線上的各種信號除了RST、IRQ、IRQC、IRQ之外,只有時(shí)鐘的下降沿信號會發(fā)生變化,而在時(shí)鐘上升沿信號必須保持穩(wěn)定。

1.2 CPLD設(shè)計(jì)規(guī)劃

出于對單片機(jī)和CPLD處理能力和系統(tǒng)成本的考慮,下面的規(guī)劃不支持PCI總線的線性突傳輸?shù)刃枰B續(xù)幾個(gè)數(shù)據(jù)周期的讀寫方式,而僅支持一個(gè)址周期加一個(gè)數(shù)據(jù)周期的讀寫方式。對于大部分應(yīng)用而言,這種方式已經(jīng)足夠了。圖1是經(jīng)過簡化后的PCI總線讀寫操作時(shí)序。

在CPLD內(nèi)設(shè)有13個(gè)8位寄存器用來保存進(jìn)行一次PCI總線讀寫時(shí)所需要的數(shù)據(jù),其中pci_address0~pci_address3是讀寫時(shí)的地址數(shù)據(jù);

基于單片機(jī)與PCI接口設(shè)計(jì)解決方案

圖1 簡化的PCI寫操作時(shí)序

pcidatas0~pci_datas3是要往PCI設(shè)備寫的數(shù)據(jù);pci_cbe[3~0]保存地址周期時(shí)的總線命令;pci_cbe[7~4]保存數(shù)據(jù)周期時(shí)的字節(jié)使能命令;pci_data0~pci_data3保存從PCI設(shè)備返回的數(shù)據(jù);pci_request是PCI總線讀寫操作狀態(tài)寄存器,用于向單片機(jī)返回一些信息。當(dāng)單片機(jī)往pci_cbe寄存器寫入一個(gè)字節(jié)的時(shí)候,會復(fù)位CPLD中的狀態(tài)機(jī),觸發(fā)CPLD進(jìn)行PCI總線的讀寫操作;單片機(jī)則通過查詢pci_request寄存器得知讀寫操作完成,再從pci_data寄存器讀出PCI設(shè)備返回的數(shù)據(jù)。

CPLD中狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)移圖如圖2所示。每一個(gè)狀態(tài)對應(yīng)FRAME與IRD信號的一種輸出,而其它輸入輸出信號線可由這兩個(gè)信號線和pci_cbe的值及TRDY的狀態(tài)決定。當(dāng)FRAME為有效時(shí),AD[31~0]由pci_address驅(qū)動(dòng),而C/BE[3~0]由pci_cbe低4位驅(qū)動(dòng);當(dāng)IRDY有效時(shí),C/BE[3~0]視總線命令,要么由pci_cbe高4位驅(qū)動(dòng),要么設(shè)為高阻態(tài),而AD[31~0]在pci_cbe[0]為“0” (PCI讀命令)時(shí),設(shè)為高阻態(tài),而在pci_cbe[0]為“1” (PCI寫命令)時(shí)由pci_datas驅(qū)動(dòng)。另外一方面,一旦TRDY信號線變?yōu)榈碗娖?,AD[31~0]線上的數(shù)據(jù)被送入pci_data寄存器,而C/BE[3~0]線上的數(shù)據(jù)被送入pci_request寄存器的低4位。

狀態(tài)轉(zhuǎn)移圖

圖2 狀態(tài)轉(zhuǎn)移圖


上一頁 1 2 下一頁

關(guān)鍵詞: 單片機(jī) PCI接口

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉