新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > 富士通為28nm SoC器件打造全新設(shè)計方法

富士通為28nm SoC器件打造全新設(shè)計方法

作者: 時間:2014-02-09 來源:慧聰電子網(wǎng) 收藏

  半導(dǎo)體(上海)有限公司日前宣布,成功開發(fā)了專為先進的28nm器件量身打造的全新設(shè)計方法,不僅能實現(xiàn)更高的電路密度,同時也可有效縮短開發(fā)時間。采用全新設(shè)計方法能夠?qū)㈦娐返拿芏忍岣?3%,并可將最終的線路布局時間縮短至一個月。這種設(shè)計方法將整合至半導(dǎo)體的各種全新定制化設(shè)計方案中,協(xié)助客戶開發(fā)RTL-Handoff器件。半導(dǎo)體預(yù)計自2014年2月起將開始接受采用這種全新設(shè)計方法的SoC訂單。

本文引用地址:http://butianyuan.cn/article/221249.htm

  采用28nm等頂尖制程工藝的SoC器件需要有越來越多的功能與效能,進而要在芯片中布建越來越多的電路。未來SoC的設(shè)計將日趨復(fù)雜,開發(fā)時間也將會因此較以往增加,同時如何有效解決功耗問題也成為設(shè)計者的更大挑戰(zhàn)。

  為應(yīng)對日趨復(fù)雜的SoC設(shè)計,富士通半導(dǎo)體所開發(fā)出的創(chuàng)新設(shè)計方法能實現(xiàn)更高的電路密度、更短的開發(fā)時程和降低功耗,并整合至富士通半導(dǎo)體的各種全新定制化SoC設(shè)計方案中,協(xié)助客戶開發(fā)RTL-HandoffSoC組件。較傳統(tǒng)的設(shè)計流程,設(shè)計者可采用富士通半導(dǎo)體的全新設(shè)計方法在相同大小的芯片中增加33%電路,而且可將最終的線路布局時間縮短至一個月。

  全新設(shè)計方法將WhiteSpace有效最小化

  全新的獨家設(shè)計流程可估算出較容易布線的平面圖,并根據(jù)布線路徑與時序收斂為內(nèi)部數(shù)據(jù)總線進行優(yōu)化。這些設(shè)計步驟可將無法建置晶體管的WhiteSpace數(shù)量降到最少,因而可讓芯片容納更多電路。

  透過專利技術(shù)協(xié)調(diào)邏輯與物理架構(gòu)

  此專利技術(shù)無須更動任何邏輯設(shè)計,即可自動針對物理布線進行網(wǎng)表數(shù)據(jù)合成,并可提升整體設(shè)計的布線效率以及使時序收斂變得更容易,因而可有效減少最終布線流程所需的時間,更可達到更高的密度整合度。

圖1:富士通半導(dǎo)體全新客制化SoC設(shè)計方法示意圖

  圖1:富士通半導(dǎo)體全新客制化SoC設(shè)計方法示意圖

富士通半導(dǎo)體是世界級的ASIC供貨商,多年來運用在業(yè)界累積的傲人成績和專精技術(shù),持續(xù)提供一站購足的完整定制化SoC解決方案,其中結(jié)合了先進設(shè)計建置、制造服務(wù)和系統(tǒng)級研究、開發(fā)支持等服務(wù)。透過上述解決方案,富士通半導(dǎo)體將能支持客戶快速開發(fā)高效性能及省電的SoC器件。


關(guān)鍵詞: 富士通 SoC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉