新聞中心

EEPW首頁 > 光電顯示 > 設(shè)計(jì)應(yīng)用 > 電致發(fā)光屏(OLED)的顯示系統(tǒng)研究

電致發(fā)光屏(OLED)的顯示系統(tǒng)研究

作者: 時(shí)間:2012-12-29 來源:網(wǎng)絡(luò) 收藏
論文首先研究了0LED的驅(qū)動(dòng)技術(shù),著重探討了OLED的無源驅(qū)動(dòng)技術(shù),
并在此基礎(chǔ)上設(shè)計(jì)相應(yīng)的OLED無源驅(qū)動(dòng)電路。OLED屬于典型的數(shù)字顯示器
件,而傳統(tǒng)的Pc顯卡輸出的圖像數(shù)據(jù)在“數(shù)/模、模/數(shù)”轉(zhuǎn)換過程中會(huì)造成的圖
像損失。鑒于此,本文采用時(shí)下新穎的Dvl數(shù)字接口為oLED提供顯
示所需的實(shí)時(shí)圖像數(shù)據(jù),使顯示畫面更加優(yōu)質(zhì)。為此,論文具體分析了DvI 1.O
數(shù)字接口協(xié)議,并對(duì)數(shù)字顯示器所需的EDID協(xié)議做了相應(yīng)的研究,為日后的進(jìn)
一步研發(fā)打下基礎(chǔ)。本系統(tǒng)的核心信號(hào)處理器采用Xilinx公司的XC2s200 FPGA
芯片,將FPGA引入驅(qū)動(dòng)系統(tǒng)可以精確地分析實(shí)現(xiàn)0uD的驅(qū)動(dòng)時(shí)序
邏輯。此外,本文還詳細(xì)介紹了該FPGA系統(tǒng)的軟硬件設(shè)計(jì),針對(duì)0LED顯示
屏128×128分辨率的特點(diǎn)和動(dòng)態(tài)顯示的特殊要求,論文提出了相應(yīng)的解決方案,
并在本文開發(fā)的OLED中得以實(shí)現(xiàn)。

電致發(fā)光屏(OLED)的顯示系統(tǒng)研究



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉