新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 使用賽靈思FPGA實(shí)現(xiàn)位與周期準(zhǔn)確的浮點(diǎn)DSP算法

使用賽靈思FPGA實(shí)現(xiàn)位與周期準(zhǔn)確的浮點(diǎn)DSP算法

作者: 時(shí)間:2011-11-08 來源:網(wǎng)絡(luò) 收藏

現(xiàn)有和系統(tǒng)級(jí)要求導(dǎo)致對(duì)浮點(diǎn)運(yùn)算的需求變得越來越普遍。此視頻演示了System Generator for DSP是如何為用戶提供一個(gè)功能強(qiáng)大的設(shè)計(jì)流程來實(shí)現(xiàn)位與周期準(zhǔn)確的,單/雙/定制精度浮點(diǎn)運(yùn)算的。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉