8位可定址DMOS功率驅動器
Allegro公司的A6259KA和A6259KLW集3到8線CMOS譯碼器和數(shù)據(jù)鎖存、控制電路及DMOS輸出于一身,具有存儲單線數(shù)據(jù)于可定址鎖存器的多功能功率驅動器,可用做譯碼器或分工器。其功能框圖示于圖1。
表1 功能表
輸入 | 定址輸出 | 其他輸出 | 功能 | ||
CLEAR | ENABLE | DATA | |||
H H | L L | H L | L H | R R | 可定址鎖存 |
H | H | X | R | R | 存儲器 |
L L | L L | H L | L H | H H | 8線分工器 |
L | H | X | H | H | 消除 |
CMOS輸入和鎖存使其能直接與微處理器基系統(tǒng)連接。對于帶TTL的應用需要適當?shù)纳辖与娮杵鱽肀WC輸入邏輯高態(tài)。用CLEAR和ENABLE輸入可選擇4種工作模式:可定址鎖存,存儲器,8線分工器和消除(見表1)。
表2 鎖存選擇表
S2(MSB) | 選擇輸入 S1 | So(LSB) | 定址輸出 |
L LL L L H H H H | L H H H L L H H | L L L H L H L H | 0 1 2 3 4 5 6 7 |
在所在非定址輸出保持在它們的預先姿態(tài)時定址DMOS輸出倒相DATA輸入。當CLEAR輸入和ENABLE輸入高態(tài)時所有輸出驅動器斷開(DMOS驅動器關閉)。A6259KA/KLW DMOS漏極開路輸出具有吸收750mA的能力。
這種器件有8個輸出,由三個二時制編碼輸出選擇輸入(S0,S1,S2)來選擇8個輸出(見表2)。
從表1可見,控制CLEAR和ENABLE輸入可選擇4種工作模式。
在可定址鎖存模式,在DATA輸入端的數(shù)據(jù)寫入定址鎖存器中。當所有其他輸出保持在它們預先的狀態(tài)時定址輸出倒相數(shù)據(jù)輸入。
在存儲器模式,所有輸出保持在它們的預先狀態(tài)而DATA或地址(Sn)輸入不影響輸出。為防止錯誤數(shù)據(jù)進入鎖存器,在地址線正在改變時應保持ENABLE為高態(tài)。
在分工/譯碼模式,定址輸出倒相數(shù)據(jù)輸入而所有其他輸出都關斷。
在消除模式,所有輸出都關斷而DATA或地址(SN)輸入不影響輸出。
給定合適的輸入,對于給定的地址當DATA是低態(tài)時輸出關斷;當DATA是高態(tài)時輸出導通并可吸收電流。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論