新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA實(shí)現(xiàn)的SCI接口電路IP核的設(shè)計

基于FPGA實(shí)現(xiàn)的SCI接口電路IP核的設(shè)計

作者: 時間:2010-09-07 來源:網(wǎng)絡(luò) 收藏

  隨著超大規(guī)模集成電路(Very Large Scale Integration )工藝技術(shù)的發(fā)展,芯片的規(guī)模越來越大,集成規(guī)模以摩爾定律增長。現(xiàn)場可編程邏輯器件()由于兼具可編程邏輯器件的現(xiàn)場可編程的靈活性,以及門陣列器件集成度高的優(yōu)點(diǎn),在數(shù)字系統(tǒng)設(shè)計被廣泛采用。同時,ASIC技術(shù)的不斷完善以及功能強(qiáng)大的EDA軟件開發(fā)平臺的出現(xiàn),使得器件在現(xiàn)代數(shù)字系統(tǒng)設(shè)計和微電子技術(shù)應(yīng)用中起著越來越重要的作用。近幾年來,Xilinx等公司推出了內(nèi)部嵌入存儲器、微處理器的器件,使得這種器件的應(yīng)用更顯其優(yōu)越性;但在某些應(yīng)用場合如數(shù)據(jù)采集時,需要將采集到的數(shù)據(jù)傳送給PC機(jī),然后由PC機(jī)進(jìn)行數(shù)據(jù)處理,這時就要借助單片機(jī)來完成。因此,有必要在FPGA器件中設(shè)計一種通信接口電路,以使設(shè)計的應(yīng)用系統(tǒng)具備通信功能。由于SCI通信接口電路具有結(jié)構(gòu)相對簡單、易于實(shí)現(xiàn)等特點(diǎn),因此本文以為例介紹基于FPGA器件實(shí)現(xiàn)的接口電路的設(shè)計。

  結(jié)構(gòu)

  SCI接口端口映射

  SCI的端口映射如圖1所示,共有20個端口,各端口的功能為:

各端口的功能

SCI接口端口映射

圖1 SC

I接口端口映射

  SCI接口結(jié)構(gòu)框圖

  為SCI接口內(nèi)部結(jié)構(gòu)框圖如圖2所示,主要包括以下單元:

SCI接口結(jié)構(gòu)框圖

圖2 SCI接口結(jié)構(gòu)框圖

  發(fā)送器(TX)及其控制與狀態(tài)寄存器。發(fā)送數(shù)據(jù)緩沖寄存器(TXBUF0…7)包含SCI接口要發(fā)送的數(shù)據(jù);發(fā)送移位寄存器(TXSHF);發(fā)送狀態(tài)寄存器位(TXRDY、TXEMPT);發(fā)送控制寄存器位(TINTENA、TXENA)。

  接收器(RX)及其控制與狀態(tài)寄存器。接收數(shù)據(jù)緩沖寄存器(RXBUF0…7)包含SCI接口從SCIRXD接收到的數(shù)據(jù);接收移位寄存器(RXSHF);接收狀態(tài)寄存器位(RXRDY);接收控制寄存器位(RINTENA、RXENA)。

  可編程波特率發(fā)生器。由波特率高byte寄存器和波特率低byte寄存器組成,可得到64k種不同的位傳輸速率。當(dāng)系統(tǒng)時鐘為10MHZ時,其位傳輸速率為19.07~625.0kb/s。寄存器地址譯碼器。寄存器地址譯碼器負(fù)責(zé)對ADDR0…ADDR2進(jìn)行譯碼,確保能讀/寫SCI中相應(yīng)的寄存器。其與RD和WR配合完成對SCI內(nèi)部各寄存器的讀/寫操作。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: FPGA IP核 SCI接口電路 VLSI

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉