新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的快速9/7整形離散小波變換系統(tǒng)

基于FPGA的快速9/7整形離散小波變換系統(tǒng)

作者: 時間:2010-08-12 來源:網(wǎng)絡(luò) 收藏

  在Xilinx提供的ISE7.1仿真軟件下搭建測試平臺,對設(shè)計系統(tǒng)進(jìn)行綜合,結(jié)果如圖9所示。

基于FPGA的快速9/7整形離散小波變換系統(tǒng)

  設(shè)計系統(tǒng)時鐘頻率可達(dá)到54 MHz,滿足對圖像數(shù)據(jù)的實時處理要求。

  4 結(jié)束語

  本文主要討論了基于的快速9/7整形離散系統(tǒng)設(shè)計,該結(jié)構(gòu)采用內(nèi)部RAM的循環(huán)覆蓋的存儲方式,使對存儲器的需求量減小,從而減小了硬件功耗,同時采用基于行的列變換方式,提高了的系統(tǒng)運行,可實現(xiàn)對遙感傳輸圖像的快速實時處理。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: 小波變換 FPGA CCSDS圖像壓縮

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉