新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于PM3388和FPGA的網(wǎng)絡接口的研究設計

基于PM3388和FPGA的網(wǎng)絡接口的研究設計

作者: 時間:2010-08-02 來源:網(wǎng)絡 收藏

  3 硬件設計與實現(xiàn)

  經(jīng)過對十接口千兆以太網(wǎng)線路接口卡功能和性能需求進行認真分析,按照功能清晰、接口簡單、實現(xiàn)容易的原則,設計了其實現(xiàn)方案,并按照設計方案對千兆以太網(wǎng)線路接口卡進行了子模塊劃分,共分為光電轉換子模塊、MAC層處理子模塊、輸入處理子模塊、輸出處理子模塊、輸入IP地址表子模塊、輸出IP地址表子模塊和協(xié)議報文緩存子模塊等七個子模塊。千兆線路接口卡各子模塊和外部接口關系如圖2所示。

十接口千兆以太網(wǎng)線路接口卡模塊結構圖

圖 2 十接口千兆以太網(wǎng)線路接口卡模塊結構圖

  其中MAC層處理子模塊是千兆線路接口卡設計的核心,選用PMC-Sierra公司的芯片為MAC層處理芯片, 芯片是目前市場上唯一支持十接口的千兆以太網(wǎng)控制器,其功能特性如下:

  • 十路千兆以太網(wǎng)控制器(同時完成PHY層和MAC層功能);
  • 通過內(nèi)部十個SERDES接口直接與光電轉換模塊相連。每個SERDES接口兼容IEEE 802.3-2000 PMA(Physical Medium Attachment)物理層規(guī)范;
  • 從網(wǎng)絡上接收8B/10B格式碼流,完成數(shù)據(jù)及時鐘恢復;
  • 每個接口提供多播地址過濾及8個單播地址過濾;
  • 提供標準的IEEE 802.3 以太網(wǎng)幀格式完整性檢驗,并具有過濾功能;
  • 內(nèi)部提供224K字節(jié)接收FIFO和64K發(fā)送FIFO,可在十路接口上靈活配置;
  • 提供SATURN標準的PL4(POS-PHY Level 4)標準16位LVDS總線接口,速率可達700Mbps;
  • 提供標準IEEE 1149.1 JTAG測試端口;
  • 提供微處理器接口;
  • 提供線路側環(huán)回和系統(tǒng)側環(huán)回的系統(tǒng)級調(diào)試功能;
  • 提供豐富的配置及統(tǒng)計寄存器。

  工作流程包括接收處理和發(fā)送處理兩部分。1.接收通路:PM3388從光電轉換子模塊接收串行差分電信號,經(jīng)過串/并轉換、8B/10B解碼后,進行以太網(wǎng)幀完整性檢驗和地址過濾,

如果該以太網(wǎng)幀無誤,則寫入為該接口分配的PL4模塊中的FIFO,否則丟棄。為了充分利用帶寬,PL4接口把MAC幀劃分為數(shù)據(jù)片(以64字節(jié)或MAC幀尾之前數(shù)據(jù)為一片)調(diào)度輸出,并采用帶內(nèi)控制字的形式指示幀頭、數(shù)據(jù)、幀尾、線路接口號、填充字節(jié)數(shù)、空閑控制字等信息。接收通道還通過兩位的信號指示接收設備的緩存狀態(tài)(空、滿、半滿)。2.發(fā)送通路:發(fā)送通道的PL4接口與接收通道的工作模式相同,數(shù)據(jù)從PL4接口進入PM3388后,經(jīng)過8B/10B編碼,并/串變換等處理步驟,以串行差分信號的形式輸出到光電轉換子模塊。

  為了保證PL4接口達到十路1Gbps的速率,PM3388的參考時鐘引腳接160MHz時鐘晶振,輸入輸出接口的采樣時鐘通過將該時鐘倍頻獲得320MHz時鐘,輸入輸出數(shù)據(jù)分別在時鐘雙沿采樣,可以獲得640Mbps的數(shù)據(jù)數(shù)率,總帶寬達10.24Gbps,可以滿足0丟包率性能對帶寬的要求。

  此外,輸入處理是千兆以太網(wǎng)線路接口卡模塊設計的重點之一,主要的功能是將各種標準的MAC幀數(shù)據(jù)格式轉換為網(wǎng)絡層統(tǒng)一的數(shù)據(jù)格式,為網(wǎng)絡層處理屏蔽掉底層物理接口。

  輸入處理采用Altera公司Stratix GX系列的EP1SGX25F芯片,該芯片具有25660個邏輯單元,16個高速收發(fā)器通道,39個源同步IO和總數(shù)為1944576比特的RAM,可以滿足實現(xiàn)輸出處理功能對資源的要求。

  輸入處理子模塊主要完成輸入處理和配置統(tǒng)計兩大功能:第一、接收MAC層處理子模塊發(fā)送過來的數(shù)據(jù)片,完成MAC幀重組和十路數(shù)據(jù)合路處理,再根據(jù)MAC幀封裝的三層協(xié)議類型實現(xiàn)數(shù)據(jù)包的分類處理,按照不同的處理要求把數(shù)據(jù)包分別送B接口、F接口或者同時送兩個接口。送往B口的數(shù)據(jù)包經(jīng)過MAC幀格式拆封和B口格式封裝后輸出到轉發(fā)模塊,送往F口的數(shù)據(jù)經(jīng)過數(shù)據(jù)寬度和時鐘頻率的變換后輸出到協(xié)議FIFO。第二、線路接口卡上電初始化時,輸入通過板級處理機獲取本線路接口卡所在的機架號和端口號等信息,并把這些信息插入到送往轉發(fā)處理模塊的數(shù)據(jù)包的B口格式字中。輸入處理FPGA還要實現(xiàn)大量的統(tǒng)計功能,統(tǒng)計項包括每個接口接收到的總幀數(shù)、錯誤幀數(shù)、丟棄幀數(shù)、IPv4單組播包數(shù)、單組播包數(shù)、MPLS單播包數(shù)、送往B口包數(shù)和送往協(xié)議FIFO包數(shù)等,并根據(jù)命令把統(tǒng)計信息送往板級處理機。

合成孔徑雷達相關文章:合成孔徑雷達原理


評論


相關推薦

技術專區(qū)

關閉