新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

作者: 時間:2008-12-25 來源:網絡 收藏

  因此中頻輸出信號幅度與正常信號幅度的比值為:

DS-SS接收機全數(shù)字AGC的FPGA實現(xiàn)

  由(5)式可以看出,中頻輸出連續(xù)信號幅度相對于正常信號幅度的比值與MAG端輸出信號的占空比有關,因此控制模塊的關鍵是設計一個電路來檢測輸出信號的占空比。

  利用一個計數(shù)器,采用射頻前采樣時鐘16.368MHz作為計數(shù)時鐘,在MAG高電平時計數(shù)。如果取計數(shù)時間為kms,則信號幅度處于射頻前端動態(tài)范圍之內時,正常的計數(shù)值為(k×10 -3×16.368×10 6)/3,記為n0。設接收信號幅度變大時,計數(shù)器的新計數(shù)值為n,則可推算出新的占空比為

  wnew=n/3n0 (6)

  由(5)和(6)式可知,已知新計數(shù)值和正常計數(shù)值就可計算出占空比,從而可計算出新的輸入信號幅度與正常信號幅度的比值或對應分貝值。中頻連續(xù)信號輸出幅度相對于正常幅度的放大dB值正是控制模塊要輸出給數(shù)控衰減器的數(shù)值,因此衰減值dB轉換表就是基于(5)和(6)式構建的。要注意數(shù)控衰減器的衰減量并不是連續(xù)可調的。AT90-0106數(shù)字衰減器的衰減分辨率為1dB,最高衰減器為50dB.因此整個轉換表也是以1dB為最小單位,將計數(shù)值(反映占空比)映射到衰減dB值。



關鍵詞: AGC FPGA

評論


相關推薦

技術專區(qū)

關閉