新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種交織器和解交織器的FPGA電路實現(xiàn)(圖)

一種交織器和解交織器的FPGA電路實現(xiàn)(圖)

——
作者:王玲 時間:2007-02-06 來源: 收藏
交織和解交織是組合信道糾錯系統(tǒng)的一個重要環(huán)節(jié),交織器和解交織器的實現(xiàn)方法有多種。本文利用altera公司開發(fā)的quartus軟件平臺和仿真環(huán)境,設計一種交織器和解交織器fpga電路單倍實現(xiàn)的方法,并分析該電路實現(xiàn)的特點。

外交織的基本原理

  實際信道中產(chǎn)生的錯誤往往是突發(fā)錯誤或突發(fā)錯誤與隨機錯誤并存,如果首先把突發(fā)錯誤離散成隨機錯誤,然后再去糾隨機錯誤,那么系統(tǒng)的抗干擾性能就會進一步得到提高。交織器的作用就是將比較長的突發(fā)錯誤或多個突發(fā)錯誤離散成隨機錯誤,即把錯誤離散化。交織器按交織方式可分為交織深度固定的交織器(如分組交織器和卷積交織器)和交織深度不斷變化的隨機交織器;按交織對象可分為碼元交織器和碼段交織器,這里主要討論的是交織深度固定的碼段交織器。

  交織和解交織是一種很實用也很常用的構造碼方法,不僅可以糾隨機錯誤,還可用來糾突發(fā)錯誤,所以常用于組建信道糾錯系統(tǒng)。例如,以[n,k]線性分組碼作為行碼,設交織深度為i,交織編碼即是將這一線性分組碼排成如圖1所示的i行,n列的碼陣,形成[ni,ki]交織編碼的一個碼字,傳送按列的次序自左向右傳輸,即:a1(n-1)a2(n-1)...ai(n-1)a1(n-2)...ai(n-2)...a10a20...ai0,其中aij代表一個碼段。解交織時,仍排成如圖1的碼陣,并按行的次序自上而下傳輸,最后再按分組碼[n,k]方式譯出。由于信道中的錯誤被分散到各個行碼中去,因此若行碼能糾t個隨機錯誤或b個長突發(fā)錯誤,則[ni,ki]交織后的碼就能糾所有長度i

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


關鍵詞: FPGA電路 嵌入式

評論


相關推薦

技術專區(qū)

關閉