新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 基于LDO的電源管理系統(tǒng)設計

基于LDO的電源管理系統(tǒng)設計

作者: 時間:2013-09-26 來源:網(wǎng)絡 收藏

  為了解決電力載波通信系統(tǒng)中供電模塊常用單芯片而導致板上成本及面積增加的問題。文中將集成進系統(tǒng)芯片來為數(shù)字及模擬模塊分別供電,同時采用平滑極點跟隨技術來解決負載電流變化時芯片穩(wěn)定問題,該方法可使PSRR在低頻下達到63 dB,并能以IP方式在其他應用中使用。

本文引用地址:http://butianyuan.cn/article/228187.htm

  0引言

  系統(tǒng)己成為當前集成電路產(chǎn)業(yè)發(fā)展中的一個熱點,也是一個必不可缺的技術。沒有,許多市場都將不存在。可使移動電話、筆記本電腦、遙控電視、可靠的電話服務等許多市場成為現(xiàn)實?,F(xiàn)如今,電子產(chǎn)品己普及到工作與生活的各個方面,其性能價格比愈來愈高,功能愈來愈強,而供電的電源電路在整機電路中也是越來越重要。

  電源系統(tǒng)設計不合理,就會影響到整個系統(tǒng)的架構(gòu)、產(chǎn)品的特性組合、元件的選擇、軟件的設計和功率分配架構(gòu)等。在不同的電流負載下,如何保證的穩(wěn)定性,對LDO的設計是一個挑戰(zhàn)。為此本文提出了一種LDO,并采用平滑極點跟隨技術來解決不同電流負載下的極點偏移所導致的穩(wěn)定性問題,從而提高了PSRR.同時,其過壓保護電路也較好的防止了LDO輸出供電電壓過大的問題。

  1 電路設計

  圖1所示是本設計中LDO的電路結(jié)構(gòu)。本LDO的基本結(jié)構(gòu)由4級構(gòu)成,主要利用誤差放大器A1、電壓放大器A2、電壓緩沖器A3、電壓調(diào)整管MPl和反饋網(wǎng)絡構(gòu)成的負反饋環(huán)路來維持VOUT的穩(wěn)定。米勒電容C1用來為電路進行頻率補償,第二級與第三級的帶寬要大,以便保證LDO處在穩(wěn)定狀態(tài)。同時也應保證在較寬的

  基于LDO的電源管理系統(tǒng)設計

  基于LDO的電源管理系統(tǒng)設計

  對于一個內(nèi)部米勒補償?shù)母咴鲆嫦到y(tǒng),米勒補償能夠更好地在較大的負載電容范圍內(nèi)控制其穩(wěn)定性,同時,它也會提供一個更好的瞬態(tài)響應。因為米勒電容形成的一個高頻負反饋能直接耦合到輸出,而高增益能夠得到較好的直流及負載調(diào)制。不過測試結(jié)果顯示,在負載電流大幅度變化時LDO會有50 mV左右的調(diào)整。這是因為直流負載調(diào)制的性能被bonding wire的寄生電容所限制,直流的IR壓降通過寄生電容會直接惡化直流負載調(diào)制。

  LDO的輸出電流要求從0到全負載(本設計為100mA),因此gm4也會隨負載電流而變化,導致次級點P2也會隨著負載電流的變化而變化。設計時可用平滑極點技術來解決這個問題,對于R和MP2串聯(lián)組成的電路,它能動態(tài)的根據(jù)負載電流的變化來進行偏置。在大負載電流狀況下,R和MP2能夠偏置更大的電流以展寬電路帶寬,同時降低輸出電阻以適應次級點P2被推到更高的頻率下。在小負載電流狀態(tài)下,P2在較低的頻率,并將R和MP2偏置在更窄的帶寬和更大的電阻以保證其穩(wěn)定性。靜態(tài)偏置電流要盡量小,以保證電路的低功耗。

  調(diào)整管的柵極可設計成對地電阻明顯大于對VDD的電阻,以使得調(diào)整管的柵極能夠跟隨電源的變化,從而得到更好的電源抑制性。為了產(chǎn)生一個較小的對VDD的電阻,可用R和M串聯(lián)接在柵極與VDD之間。如果LDO的負載電流很小,那么,調(diào)整管將工作在弱反或亞閾值區(qū),因此,MP的Vcs小于Vth,由于MP和MP的Vcs是相等的,MP被關掉。在這種情況下,R由前級電路的N管偏置。當LDO的負載電流很大時,調(diào)整管的Vcs增加,MP打開,并以一個很小的電阻開啟與R串聯(lián),此時MP表現(xiàn)為一個開關。此時調(diào)整管柵極對VDD的電阻會極大地減小,同時前級偏置電流增加,帶寬也會增加。從環(huán)路穩(wěn)定性來說,它允許LDO通過動態(tài)的改變調(diào)整管柵極處的帶寬和電阻來適應負載電流的改變,從而較好地提高電路的瞬態(tài)響應。


  2 過壓保護

  當LDO的輸出電源電壓高于一定數(shù)值時,過壓保護電路會自動啟動,并對電源電壓進行調(diào)整;而當電源電壓恢復到正常范圍時,保護電路又會自動關閉。圖2為過壓保護電路結(jié)構(gòu)。需要注意的是,保護電路的調(diào)整管需要對大電流進行泄放,因而需要在版圖上對其進行特殊處理。

  基于LDO的電源管理系統(tǒng)設計

  3 仿真結(jié)果

  本芯片采用SMIC 0.18μm CMOS Logic工藝設計并流片。芯片面積為l70x280μm,靜態(tài)電流為200μA,電容采用MOM實現(xiàn),其整體版圖如圖3所示。版圖內(nèi)大部分為功率管及米勒電容。輸出電源線的走線應當盡量寬,同時可用多層金屬,以減小線上電阻。

  基于LDO的電源管理系統(tǒng)設計

  4 結(jié)束語

  當負載電流從O到100 mA時,本設計的LDO瞬態(tài)特性電壓紋波在50 mV以下,調(diào)整時間在20μs左右,同時,LDO的PSRR在低頻時可達到63d-B,100 kHz時有35 dB,完全可以滿足系統(tǒng)要求。



關鍵詞: LDO 電源管理

評論


相關推薦

技術專區(qū)

關閉