如果沒(méi)有一個(gè)技術(shù)能力很強(qiáng)的集成者,往往在模塊間容易出現(xiàn)上的錯(cuò)誤。這種情況是災(zāi)難性的,雙方都是在需求文件上出來(lái)的東西,但是由于集成者的問(wèn)題,這方面往往變成模糊或者假定設(shè)計(jì),然后就會(huì)出現(xiàn)很多問(wèn)題。

如下:
甲方的設(shè)計(jì)如圖1,假定輸出信號(hào)的通斷的內(nèi)阻是變化的,如下:

乙方的實(shí)際設(shè)計(jì)與甲方設(shè)想的完全不同,采用做設(shè)計(jì),而且加入上拉環(huán)節(jié),最致命的還是外部限流電阻。

實(shí)際考慮因素:

1.由于的集電極電流增大了,的飽和性受一定影響,Vce電壓增大
2.由于地偏移的因素,可能兩個(gè)電壓相差1V

模塊間接口設(shè)計(jì)不匹配引起的問(wèn)題
如圖1
3.由于限流電阻的作用,該電阻和上拉電阻分壓造成端口電壓抬高

模塊間接口設(shè)計(jì)不匹配引起的問(wèn)題

假定限流電阻和上拉電阻相若,因此實(shí)際端口電壓可能上升至6V,造成了無(wú)論OC門(mén)的狀態(tài),模塊讀取的信號(hào)始終是高電平的狀態(tài)。