新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 通用串行總線(USB)集線器隔離器電路圖

通用串行總線(USB)集線器隔離器電路圖

作者: 時間:2013-12-31 來源:網絡 收藏

  該集線器設計與上游數據連接完全隔離,可承受最高達5 kV的瞬變電壓。下游端口通過離線電源供電,以支持全功率應用。低速、全速和高速外設可以任意組合連接到下游端口,集線器控制器根據標準正確協(xié)商速度。此設計中還包括電流切換和限制功能,還為其它輸出保護器件預留了位置,設計人員可以根據需要選擇安裝。

  以下所列為適用的測試參考文件:

  上游全速信號質量測試參考文件— 2.0規(guī)范第7.1.11節(jié)、第7.1.2.1節(jié)

  上游全速上升時間測試參考文件— 2.0規(guī)范第7.1.11節(jié)、第7.1.2.2節(jié)

  上游全速下降時間測試參考文件—USB 2.0規(guī)范第7.1.11節(jié)、第7.1.2.2節(jié)

  圖3為全速眼圖,顯示ADuM4160能夠提供充分張開的眼圖,并遠離禁入區(qū)域。但有一個轉換是例外,它侵入了禁入區(qū)。對于這種測試認證來說這是可以接受的。針對低速評估也獲得了類似的數據。評估板的照片如圖4所示。欲了解布局文件,請訪問: www.analog.com/CN0158_Board_Layout.

  

  圖3. 顯示禁入區(qū)域的全速眼圖

  

  圖4. ADuM4160隔離USB集線器評估板

電路圖符號相關文章:電路圖符號大全


隔離器相關文章:隔離器原理

上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉