新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > LVDS的接口電路設(shè)計

LVDS的接口電路設(shè)計

作者: 時間:2013-06-26 來源:網(wǎng)絡(luò) 收藏

4. 3 到LVPECL的接口

  4. 3. 1 直流耦合。

  直流耦合的電路如圖4所示。

圖4 到LVPECL 的直流耦合。

  這個電阻網(wǎng)絡(luò)把直流輸出電壓從1. 2V變到LVPECL的輸入(VCC - 1. 3 V) .這是因為LVDS的輸出電壓是參考地,而LVPECL 輸入電壓參考VCC ,這個網(wǎng)絡(luò)可以使LVDS的輸出不受電壓變化的影響;另外考慮的就是功耗和速度的平衡。如果R1、R2、R3 選擇低電阻,那么這個網(wǎng)絡(luò)的時間常數(shù)和LVPECL的寄生參數(shù)都很小,能夠滿足高速的要求;當然由于電阻小了,就有更大的電流流過這些電阻,那么總功耗就大了。這種情況下LVDS的參數(shù)可能會受到電壓變化的影響。電阻值可以由下列等式求得:

  代入VCC = 3. 3 V、R1 = 374Ω、R2 = 249Ω、R3= 402 Ω, 得到VA = 1. 2 V、VB = 2. 0 V、RIN =49Ω, Ga in = 0. 62.LVDS的差分輸出的VP - P =500 mV,信號在LVPECL輸入端變成310 mVP - P.

  電壓變化比PECL的輸入標準小,但滿足LVPECL的輸入要求。

  4. 3. 2 交流耦合。

  LVDS到LVPECL的交流耦合很簡單,圖5給出了例子,LVPECL的芯片是MAX3867它的片內(nèi)沒有端接電阻。

圖5 LVDS到LVPECL的交流耦合。



關(guān)鍵詞: LVDS 傳輸速率 差分信號

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉