新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于ASIC FPGA的IPv6路由器PoS接口設(shè)計(jì)

基于ASIC FPGA的IPv6路由器PoS接口設(shè)計(jì)

作者: 時(shí)間:2012-05-09 來源:網(wǎng)絡(luò) 收藏


  2 系統(tǒng)設(shè)計(jì)

根據(jù)155Mbit/s PoS線路接口板要實(shí)現(xiàn)的主要功能和PoS的工作原理,可以將155M PoS線路接口分為8個(gè)模塊:光電轉(zhuǎn)換模塊、定時(shí)處理模塊、串并轉(zhuǎn)換模塊、SDH和HDLC處理模塊、PPP處理模塊、處理機(jī)模塊、輸入緩存模塊和輸出緩存模塊,其邏輯結(jié)構(gòu)框圖如圖2所示。


  其中,光電轉(zhuǎn)換模塊主要實(shí)現(xiàn)光信號(hào)和電信號(hào)之間的轉(zhuǎn)換。定時(shí)處理模塊負(fù)責(zé)從接收的串行數(shù)據(jù)中提取時(shí)鐘信號(hào)。串并轉(zhuǎn)換模塊實(shí)現(xiàn)串行數(shù)據(jù)和并行數(shù)據(jù)之間的轉(zhuǎn)換。在接收方向上,在對(duì)信號(hào)進(jìn)行串并轉(zhuǎn)換之前,對(duì)于串行的輸入數(shù)據(jù)需要進(jìn)行幀和字節(jié)邊界的檢測(cè)。SDH和HDLC處理模塊是155M PoS線路接口的關(guān)鍵模塊,完成STM-1的映身教處理及HDLC幀格式的封裝和拆裝。PPP處理模塊主要完成對(duì)PPP分組的硬件處理。處理機(jī)模塊負(fù)責(zé)單板的初始化、狀態(tài)監(jiān)測(cè)和控制、處理PPP協(xié)議分組以及與主控通信等任務(wù)。輸入緩存用來存放線路接口發(fā)送轉(zhuǎn)發(fā)處理的數(shù)據(jù)包,輸出緩存用來存放調(diào)度輸出后送給線路接口的數(shù)據(jù)包。

  根據(jù)目前的技術(shù)水平,可選擇如下方案:光電轉(zhuǎn)換模塊由專用的光電器件完成,串并轉(zhuǎn)換、定時(shí)處理、HDLC/SDH等物理層處理功能由專用電路完成,而PPP處理由FPGA完成。

  3 關(guān)鍵電路的選型及說明  

  物理層處理電路采用PMC公司的PM5380,它是一款新型的PoS/ATM專用處理電路,支持8路獨(dú)立的ATM/。該電路具有極高的集成度,將定時(shí)提取模塊、串行轉(zhuǎn)換模塊、段開銷處理模塊、通道開銷處理模塊、路開銷處理模塊和HDLC處理模塊等集成到一起,功能非常強(qiáng)大。其內(nèi)部結(jié)構(gòu)見圖3。


  PM5380的設(shè)計(jì)符合IETF PPP工作組提出的PPP over SDH/SONET規(guī)范;支持8路全雙工155Mbit/s的STM-1接口,并帶有數(shù)據(jù)和時(shí)鐘恢復(fù)(CDR)電路;完全符合Utopia-2接口規(guī)范, 支持多地址和奇偶校驗(yàn);對(duì)PoS應(yīng)用提供相當(dāng)于Utopia-2的系統(tǒng)接口,16位總線寬度,支持包傳送和字節(jié)傳送,內(nèi)置8個(gè)FIFO緩存對(duì)應(yīng)接口的數(shù)據(jù);提供串行的155Mbit/s的接口與光器件對(duì)接,并且都是差分線路;提供一個(gè)通用的八位微處理器接口來完成PM5380的初始化配置、工作控制以及狀態(tài)監(jiān)測(cè);支持線路環(huán)回、串行環(huán)回和并行環(huán)回;單電源3.3VCMOS制作工藝,輸入兼容PECL和TTL電平,輸出為TTL電平。在本設(shè)計(jì)中,需要通過處理機(jī)配置相應(yīng)的寄存器,使PM5380工作于PoS模式。

  FPGA選用Xilinx公司VIRTEX-II PRO,該電路是300萬(wàn)門級(jí)的FPGA,其高速I/O模塊可提供多達(dá)16路Rocket I/O,內(nèi)置Power PC核提供高性能的數(shù)字時(shí)鐘管理,并且具有強(qiáng)大的開發(fā)軟件支持。



關(guān)鍵詞: IPv6 路由器 PoS接口

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉