新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > PCI總線接口芯片CH361及其應(yīng)用

PCI總線接口芯片CH361及其應(yīng)用

作者: 時(shí)間:2012-04-18 來(lái)源:網(wǎng)絡(luò) 收藏

  1 主要特點(diǎn)

  是一個(gè)簡(jiǎn)便易用的通用接口芯片.該器件在本地端提供了通用的8 位數(shù)據(jù)總線.由于其支持I/O 和擴(kuò)展ROM 映射,因而可廣泛應(yīng)用于制作低成本的基于的計(jì)算機(jī)板卡,或者用于將原先基于ISA 總線的板卡移植到上.

  的主要特點(diǎn)如下:

  ● 帶有通用8位主動(dòng)并行接口:包括8位數(shù)據(jù)、16位地址、I/O讀和寫以及存儲(chǔ)器讀和寫;

  ● 可以設(shè)定PCI設(shè)備的設(shè)備標(biāo)識(shí)(Vendor ID,Device ID,Class Code 等);

  ● 支持長(zhǎng)度達(dá)240字節(jié)的I/O端口;

  ● 允許本地硬件地址實(shí)現(xiàn)專用I/O端口,可直接移植ISA板卡到PCI總線;

  ● 具有兩種I/O端口存取速度:分別為60ns和240ns;

  ● 支持直接映射容量為8kB或者32kB的擴(kuò)展ROM(Boot ROM);

  ● 支持通過(guò)8kB或者32kB擴(kuò)容窗口映射的、容量為64kB/128kB的擴(kuò)展ROM;

  ● 支持?jǐn)U展ROM(Boot ROM)的寫操作,同時(shí)支持存儲(chǔ)器SRAM和閃存Flash-Memory;

  ●內(nèi)置預(yù)引導(dǎo)Mini-Boot-ROM,可支持?jǐn)U展ROM模擬;

  ●內(nèi)置I2C主設(shè)備接口,可掛接I2C從設(shè)備;

  ●支持本地設(shè)備數(shù)據(jù)等待,并可提供本地?cái)?shù)據(jù)輸入緩存;

  ●內(nèi)置4μs~1ms的硬件計(jì)時(shí)單元,用于延時(shí);

  ●采用80個(gè)腳的LQFP80和PQFP80兩種形式;

  ●采用了4項(xiàng)專利技術(shù)和多項(xiàng)專有技術(shù),低成本,簡(jiǎn)便易用.

  2 引腳功能

  接口芯片的引腳排列如圖1所示.各引腳功能如表1所列.

  表1 CH361的引腳功能描述

引 腳 號(hào)引 腳 名 稱類 型引  腳  說(shuō)  明
20,61,80VCC電源+5V電源
1,21,60GND電源接地
64PCI_RST輸入系統(tǒng)復(fù)位信號(hào)線
65PCI_CLK輸入系統(tǒng)時(shí)鐘信號(hào)線
2~5,14~19,22~23,

  25~32,66~73,76~79

PCI_AD31~PCI_AD0三態(tài)輸出及輸入地址、數(shù)據(jù)復(fù)用信號(hào)線
6,13,24,74PCI_CBE3~PCI_CBE0輸入總線命令、字節(jié)使能復(fù)用信號(hào)線
12PCI_PAR三態(tài)輸出奇偶校驗(yàn)信號(hào)線
75PCI_IDSEL輸入初始化設(shè)備選擇信號(hào)線
7PCI_FRAME輸入幀周期開(kāi)始信號(hào)線
8PCI_IDRY輸入發(fā)起設(shè)備準(zhǔn)備好信號(hào)線
9PCI_TRDY三態(tài)輸出目標(biāo)設(shè)備準(zhǔn)備好信號(hào)線
10PCI_DEVSEL三態(tài)輸出目標(biāo)設(shè)備選中信號(hào)線
11PCI_STOP三態(tài)輸出可用于INTA中斷請(qǐng)求信號(hào)線,一般不連接
51~58D7~D0三態(tài)輸出及輸入8位數(shù)據(jù)信號(hào)線,各帶40kΩ上拉電阻,D7同時(shí)是I2C接口的SDA信號(hào)線
33~39,42~50A15~A0輸出16位地址信號(hào)線,A15~A8可以獨(dú)立控制輸出,A15同時(shí)可以設(shè)定為I2C接口的SCL信號(hào)線
40IOP_RD輸出I/O端口的讀選通/使能,低電平有效
41IOP_WR輸出I/O端口的寫選通/使能,低電平有效
62MEM_RD輸出擴(kuò)展ROM或存儲(chǔ)器的讀選通/使能,低電平有效
63復(fù)用MEM_WR輸出擴(kuò)展ROM或存儲(chǔ)器的寫選通/使能,低電平有效
IOP_HIT輸入本地硬件地址請(qǐng)求,低電平有效,帶上拉
59復(fù)用SYS_EX輸出可以獨(dú)立控制的輸出信號(hào)線,可以設(shè)定為I2C接口的SCI信號(hào)線
IOP_WAIT輸入本地設(shè)備數(shù)據(jù)等待請(qǐng)求,低電平有效,帶上拉
EXT_WR輸入本地?cái)?shù)據(jù)輸入緩存寫使能,上升沿有效,帶上拉
INT_REQ輸入本地中斷請(qǐng)求輸入,低電平有效,帶上拉

  3 工作模式

  為了在不增加引腳的前提下提供更多可用功能,CH361對(duì)部分引腳進(jìn)行了復(fù)用,并可通過(guò)"工作模式設(shè)定"進(jìn)行功能選擇."工作模式設(shè)定"的具體方法如下:首先將本地端8位數(shù)據(jù)信號(hào)線采用上拉或者下拉的方式設(shè)定為所需的高電平或者低電平,以便在CH361被復(fù)位后根據(jù)這些信號(hào)線的默認(rèn)狀態(tài)來(lái)設(shè)定工作模式以及參數(shù);這些信號(hào)線在作為8 位數(shù)據(jù)總線被驅(qū)動(dòng)時(shí),由于一般外部設(shè)備的驅(qū)動(dòng)電流不小于1mA,所以,上拉或者下拉不會(huì)影響其對(duì)數(shù)據(jù)總線的驅(qū)動(dòng);另外,CH361僅在復(fù)位后的1μs內(nèi)一次性設(shè)定工作模式及參數(shù),所以,如果外部設(shè)備的驅(qū)動(dòng)能力很小或者是采用OC 集電極開(kāi)路驅(qū)動(dòng),那么,系統(tǒng)僅在復(fù)位后的短時(shí)間內(nèi)實(shí)現(xiàn)下拉,而在其余時(shí)間屏蔽下拉或者轉(zhuǎn)換成上拉.表2和表3所列為設(shè)定工作模式和參數(shù)時(shí)所對(duì)應(yīng)的數(shù)值(1 即高電平,0 即低電平).


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: PCI總線 CH361 端口映射 ROM映射

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉