新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的高帶寬存儲接口設(shè)計

基于FPGA的高帶寬存儲接口設(shè)計

作者: 時間:2014-07-21 來源:網(wǎng)絡(luò) 收藏

  

本文引用地址:http://www.butianyuan.cn/article/255834.htm

 

  系統(tǒng)設(shè)計的過程需要確保Avalon側(cè)和Memory側(cè)的帶寬相等,所以在IP例化參數(shù)選擇時,根據(jù)DDR3器件參數(shù),DQ數(shù)據(jù)線選擇的是16 bits位寬,mem_ck為400 MHz;Avalon側(cè)的數(shù)據(jù)位寬為64 bits,時鐘選擇200 MHz即可。兩側(cè)帶寬為16 bitsx400 Mhzx2(DDR雙沿傳輸)=64 bitsx200 MHz=12.8 Gbps,這也是HMC的理論帶寬。

  5 結(jié)論

  在一些視頻、圖像等高帶寬按口應(yīng)用中,器件的HMC理論上能夠達到至少12.8Gbps的帶寬,如果DQ位寬變?yōu)?2位,則理論帶寬翻倍到25.6Gbps,這也是一個HMC所能達到的理論帶寬的上限。部分器件帶有2個HMC,則整體的理論帶寬上限值為51.2Gbps,已能夠滿足高帶寬存儲場合對和DDR3間接口帶寬的要求。

存儲器相關(guān)文章:存儲器原理



上一頁 1 2 下一頁

關(guān)鍵詞: FPGA Altera Cyclone V

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉