新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 解析高速ADC和DAC與FPGA的配合使用

解析高速ADC和DAC與FPGA的配合使用

作者: 時(shí)間:2014-08-12 來源:網(wǎng)絡(luò) 收藏

  通常情況下,這些數(shù)字接口采用的是并行LVDS總線,這樣它們會占用許多的 I/O管腳,但是,并行接口的延遲最小,并且由于它們使用差分信號傳遞方式,也可以降低輻射噪聲,這在高性能系統(tǒng)中是非常重要的。

本文引用地址:http://www.butianyuan.cn/article/256789.htm

  收到發(fā)出的4個(gè)數(shù)據(jù)流,你可能想知道在內(nèi)部是如何處理數(shù)據(jù)的,在許多應(yīng)用中,包括通信處理器和射電天文,都使用的一個(gè)常用的方法是使用組合或者分離的FFT結(jié)構(gòu),如下面兩個(gè)圖所示:

  

 

  使用4個(gè)128點(diǎn)的FFT流水線,加上旋轉(zhuǎn)因子和1個(gè)并行4點(diǎn)FFT,組合成512點(diǎn)的FFT

  

 

  分離512點(diǎn)FFT,與組合FFT相反。與組合FFT不同的是,在前兩個(gè)階段,對高速輸入有一個(gè)重組的操作

  因?yàn)檫@些真實(shí)的數(shù)據(jù)樣本,你將需要尋找一個(gè)優(yōu)化的方法以便于在FFT結(jié)構(gòu)中對這些數(shù)據(jù)進(jìn)行處理,高效的、大FFT的實(shí)現(xiàn)是一個(gè)復(fù)雜的研究領(lǐng)域,但是在FFT之前,許多應(yīng)用使用加權(quán)疊接相加(WOLA)結(jié)構(gòu)來改善頻譜泄漏。下面兩個(gè)圖顯示了使用一個(gè)矩形窗口的普通FFT和使用WOLA的FFT的行為對比:

  

 

  使用普通FFT矩形窗口的相鄰信道

  

 

  使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

  然后,根據(jù)應(yīng)用的需求,對這些合成的FFT數(shù)據(jù)進(jìn)行后處理。

fpga相關(guān)文章:fpga是什么



上一頁 1 2 下一頁

關(guān)鍵詞: ADC DAC FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉