新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 串行RapidIO連接功能增強DSP協(xié)處理能力

串行RapidIO連接功能增強DSP協(xié)處理能力

作者: 時間:2012-05-30 來源:網(wǎng)絡(luò) 收藏

目前,對高速通信與超快計算的需求正與日俱增。有線和無線通信標(biāo)準(zhǔn)的應(yīng)用隨處可見,數(shù)據(jù)處理架構(gòu)每天都在擴展。較為普遍的有線通信方式是以太網(wǎng)(LAN、 WAN和MAN網(wǎng)絡(luò))。手機通信是最為常見的無線通信方式,由應(yīng)用了的架構(gòu)實現(xiàn)。電話作為語音連接的主要工具,目前正在不斷滿足日益增強的語音、視頻和數(shù)據(jù)要求。

本文引用地址:http://www.butianyuan.cn/article/257473.htm

系統(tǒng)設(shè)計人員在創(chuàng)建架構(gòu)時不僅需考慮三網(wǎng)合一模式這一高端需求,還需滿足以下要求:高性能、低延遲、較低的系統(tǒng)成本(包括NRE)、可擴展、可延伸架構(gòu)、集成現(xiàn)成(OTS)組件、分布式處理、支持多種標(biāo)準(zhǔn)和協(xié)議。

這些挑戰(zhàn)涉及到兩個主要方面:有線或無線架構(gòu)中計算平臺/箱間的連接以及這些平臺/箱中的具體計算資源。

計算平臺間的連接

基于標(biāo)準(zhǔn)的連接目前較為普遍。并行連接標(biāo)準(zhǔn)(PCI、PCI-X、EMIF)可以滿足現(xiàn)在的需求,但在擴展性和延伸性方面略顯不足。隨著基于包處理方式的出現(xiàn),使用趨勢明顯偏向高速串行連接(圖1)。


圖1 串行連接趨勢

臺式電腦和網(wǎng)絡(luò)工業(yè)已采用了PCI Express(PCIe)和千兆位以太網(wǎng)/XAUI等標(biāo)準(zhǔn)。不過,無線架構(gòu)中數(shù)據(jù)處理系統(tǒng)的互連要求略有不同:低引腳數(shù)、背板芯片對芯片連接、帶寬和速度可擴展、DMA和信息傳輸、支持復(fù)雜的可擴展拓?fù)?、多點傳輸、高可靠性、絕對時刻同步、服務(wù)質(zhì)量(QoS)。

(SRIO)協(xié)議標(biāo)準(zhǔn)可輕易滿足并超過大多數(shù)上述要求。因此,SRIO成了無線架構(gòu)設(shè)備中數(shù)據(jù)平面連接的主要互連。




圖2 SRIO網(wǎng)絡(luò)構(gòu)建模塊

SRIO網(wǎng)絡(luò)圍繞兩個基本模塊構(gòu)建而成:端點和交換機(圖2)。端點對包進(jìn)行源端(source)和宿端(sink)處理,而交換機在端口間傳送包,對其不加解析。SRIO以一個三層架構(gòu)層級指定(圖3)。


圖3 分層SRIO架構(gòu)

1. 物理層規(guī)范說明器件級接口的細(xì)節(jié),如包傳輸機制、流量控制、電氣參數(shù)及低級錯誤管理。

2. 傳輸層規(guī)范為包在端點間移動提供必需布線信息。交換機通過使用基于器件的布線在傳輸層中運行。

3. 邏輯層規(guī)范定義總體協(xié)議和包格式。所有包的有效載荷字節(jié)數(shù)為256或更少。事務(wù)使用指向34-/50-/66位地址空間的加載/存儲/DMA操作。事務(wù)包括:NREAD-讀操作(返回數(shù)據(jù)即為響應(yīng))、NWRITE-寫操作,無響應(yīng)、NWRITE_R-強韌型寫入,響應(yīng)來自目標(biāo)端點、SWRITE-流式寫入、ATOMIC-原子性讀/改/寫、MAINTENANCE-系統(tǒng)查找、探測、初始化、配置和維護操作。

SRIO-優(yōu)勢前景

以3.125Gbps運行的4通道SRIO鏈路可以提供10Gbps的流量,且保證數(shù)據(jù)完整性。由于SRIO類似于微處理器總線(存儲器和器件尋址,而非LAN協(xié)議的軟件管理),因此包處理是通過硬件實現(xiàn)的。這意味著可大幅削減I/O處理方面的額外開銷,降低延遲并增加系統(tǒng)帶寬。但與多數(shù)總線接口不同,SRIO接口的引腳數(shù)較少,帶寬在鏈路為3.125Gbps的基礎(chǔ)上可繼續(xù)擴展。

平臺中的計算資源

如今的應(yīng)用對處理資源的數(shù)量要求較高?;谟布膽?yīng)用發(fā)展迅猛。壓縮/解壓縮算法、反病毒和入侵監(jiān)測等防火墻應(yīng)用以及要求AES、三倍DES和 Skipjack等加密引擎的安全應(yīng)用起初都是通過軟件實現(xiàn)的,但目前都已轉(zhuǎn)為硬件實現(xiàn)。這就需要帶寬和處理能力能夠?qū)崿F(xiàn)共享的大型并行生態(tài)系統(tǒng)。系統(tǒng)需要使用CPU、NPU、FPGA或ASIC,從而實現(xiàn)共享或分布式處理。

在構(gòu)建能夠適應(yīng)未來發(fā)展變化的系統(tǒng)時,需考慮所有這些針對具體應(yīng)用的要求,對計算資源的要求包括:

1. 多個主機-分布式處理;
2. 直接點對點通信;
3. 多個異構(gòu)操作系統(tǒng);
4. 復(fù)雜拓?fù)浣Y(jié)構(gòu);
5. 發(fā)現(xiàn)機制;
6. 多余通路(故障恢復(fù));
7. 可支持高可靠性;
8. 無損協(xié)議;
9. 自動重新培訓(xùn)和器件同步;
10. 系統(tǒng)級錯誤管理;
11. 能夠支持通信數(shù)據(jù)平面;
12. 多點傳輸;
13. 流量管理(有損)操作;
14. 鏈路、級別和基于流的流量控制;
15. 協(xié)議互通;
16. 較高事務(wù)并發(fā)度;
17. 模塊化、可擴展;
18. 支持廣泛生態(tài)系統(tǒng)。

由無線架構(gòu)中計算器件所派生出的各種各樣的要求,SRIO協(xié)議都可支持。

SRIO規(guī)范(圖4)對基于包的分層架構(gòu)進(jìn)行了定義,可支持多個域或市場區(qū)間,從而有利于系統(tǒng)架構(gòu)設(shè)計師設(shè)計新一代計算平臺。通過將SRIO用作計算互連,可輕松實現(xiàn)以下功能:使架構(gòu)獨立;部署可靠性為運營商級的可擴展系統(tǒng);實現(xiàn)高級流量管理;提供高性能、高流量。此外,由大批供應(yīng)商構(gòu)成的生態(tài)群使得OTS部件與組件的選擇十分容易。

RIO為基于包的協(xié)議,該協(xié)議支持:

1. 通過基于包的操作(讀、寫、消息)移動數(shù)據(jù);
2. I/O非連貫功能和緩存連貫功能;
3. 通過支持?jǐn)?shù)據(jù)流、數(shù)據(jù)分區(qū)和重組功能而實現(xiàn)高效互通和協(xié)議封裝;
4. 通過啟用數(shù)百萬個流而實現(xiàn)流量管理框架,支持256流量級別和有損操作;
5.流控制,支持多個事務(wù)請求流,提供QoS;
6. 支持優(yōu)先級別,從而可緩解帶寬分配和事務(wù)順序等問題,并避免死鎖;
7. 支持拓?fù)洌ㄟ^系統(tǒng)發(fā)現(xiàn)、配置和維護支持標(biāo)準(zhǔn)(樹狀和網(wǎng)格)與任意硬件(菊花鏈)拓?fù)?,包括支持多個主機;
8. 錯誤管理和分類(可恢復(fù)、提醒和致命性)。



圖4 SRIO規(guī)范

Xilinx針對SRIO的IP解決方案

用于SRIO的Xilinx端點IP解決方案針對RapidIO規(guī)范(v1.3)而設(shè)計。用于SRIO的完整Xilinx端點IP解決方案包括以下部分(圖5)。


圖5 用于SRIO的Xilinx端點IP架構(gòu)

1. 用于SRIO的Xilinx端點IP為軟性LogiCORE解決方案。對于通過邏輯(I/O)和傳輸層上的目標(biāo)和發(fā)起接口源出和接收用戶數(shù)據(jù),都支持完全兼容的最大有效載荷操作。

2. 緩沖層參考設(shè)計作為源代碼提供,可自動重新劃分包的優(yōu)先級別并調(diào)整隊列。

3. SRIO物理層IP可實現(xiàn)鏈路培訓(xùn)和初始化、發(fā)現(xiàn)和管理以及錯誤和重試恢復(fù)機制。另外,高速收發(fā)器在物理層IP中例化,可支持線速率為1.25Gbps、 2.5Gbps和3.125Gbps的1通路和4通路SRIO總線鏈路。

4. 寄存器管理器參考設(shè)計允許SRIO主機器件設(shè)定并維護端點器件配置、鏈路狀態(tài)、控制和超時機制。另外,寄存器管理器上提供的端口可供用戶設(shè)計探測端點器件的狀態(tài)。

用于SRIO的整個Xilinx端點IP LogiCORE解決方案已全面經(jīng)過測試,硬件驗證也已進(jìn)行,目前正在就與主要SRIO器件供應(yīng)商之間的協(xié)同工作能力接受測試。LogiCORE IP通過Xilinx CORE Generator軟件GUI工具提供,該工具允許用戶定制波特率和端點配置,并支持流量控制、重發(fā)送壓縮、門鈴和消息接發(fā)等擴展功能。這樣,您便可創(chuàng)建一個靈活、可擴展的定制SRIO端點IP,對自己的應(yīng)用進(jìn)行優(yōu)化。

Virtex-5 FPGA計算資源

用于SRIO的Xilinx端點IP可確保在使用SRIO協(xié)議的鏈路雙方間建立高速連接。在最小的Virtex-5器件中,IP僅占用不到20%的可用邏輯資源,因此可確保用戶設(shè)計使用大多數(shù)邏輯/存儲器/I/O,集中實現(xiàn)系統(tǒng)應(yīng)用。讓我們一起看一下Virtex-5器件資源。

邏輯模塊

Virtex-5邏輯架構(gòu)帶有基于65nm工藝的六輸入查找表(LUT),可提供最高的FPGA容量。進(jìn)位邏輯經(jīng)過改進(jìn)后,該器件的性能比之前的器件高出30%。由于所需LUT減少,該器件的功耗明顯降低,且具備高度優(yōu)化的對稱布線架構(gòu)。

存儲器

Virtex-5存儲器解決方案包括LUT RAM、Block RAM及與大型存儲器進(jìn)行接口的存儲器控制器。Block RAM結(jié)構(gòu)包括預(yù)制FIFO邏輯,即可用于外部存儲器的嵌入式檢錯和糾錯(ECC)邏輯。另外,Xilinx可通過存儲器接口生成器(MIG)工具向系統(tǒng)設(shè)計中的例化存儲器控制器模塊提供綜合設(shè)計資源。這樣,您便可利用經(jīng)過硬件驗證的解決方案,并將精力集中于設(shè)計中的其他關(guān)鍵部位。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉